发明名称 一种开关电容全数字混频器和抗混叠滤波器
摘要 本发明公开了一种开关电容全数字混频器和抗混叠滤波器的电路,它利用开关电容对电流/电压进行采样并通过电荷分享实现数字滤波器的功能,可以通过若干位的高低电平动态地调整滤波器参数,可以实现对基于此原理的数字滤波器相频特性的优化,也可以降低使用开关电容滤波器导致的电压损失,提高整个电路的增益。
申请公布号 CN102647154A 申请公布日期 2012.08.22
申请号 CN201210141605.3 申请日期 2012.05.09
申请人 浙江大学 发明人 多尔泰;虞小鹏;潘赟
分类号 H03D7/12(2006.01)I;H03H9/46(2006.01)I 主分类号 H03D7/12(2006.01)I
代理机构 杭州求是专利事务所有限公司 33200 代理人 周烽
主权项 一种开关电容全数字混频器和抗混叠滤波器的电路,其特征在于,整个电路由完全相同的两个混频和抗混叠滤波电路以伪差分方式构成;其中,每个混频和抗混叠滤波电路包括:m个历史电容Ch1‑Chm、2nk个旋转电容Cr1‑Cr2nk、i个缓存电容Cb1‑Cbi和4n+3+m+2nk+i个MOS管Mh1‑Mhm;所有MOS管的源极均与其衬底相连;每个电容均并联一个MOS管,输入电流源与MOS管M1的漏极相连,MOS管M1的源极与历史电容Ch1一端、MOS管M2、MOS管M4、MOS管M6、……、MOS管M4n的漏极相连,m个历史电容依次串联后接地;MOS管M2、MOS管M4、MOS管M6、……、MOS管M4n的源极分别依次串联k个旋转电容后接地,MOS管M2、MOS管M4、MOS管M6、……、MOS管M4n的源极分别与MOS管M3、MOS管M5、MOS管M7、……、MOS管M4n+1的源极相连;MOS管M3、MOS管M5、MOS管M7、……、MOS管M4n+1的漏极依次相连后分别与MOS管M4n+2和MOS管M4n+3的漏极相连,MOS管M4n+2的源极接地,MOS管M4n+3的源极依次串联i个缓存电容后接地。
地址 310058 浙江省杭州市西湖区余杭塘路388号