发明名称 积层型显示元件及其制造方法
摘要 本发明关于低成本且可靠度优异之积层型显示元件及其制造方法,目的在于提供不必窄化像素区域,提高形成电极的制成率,不必须高温处理之可层间连接的积层型显示元件及其制造方法,以及在于提供可减少外部连接基板之使用数的积层型显示元件及其制造方法。积层型液晶显示元件包含有复数资料电极层间配线,该复数资料电极层间配线系形成于液晶显示面板之非显示区域,且与R、G、B用液晶显示面板之资料电极及复数资料信号输入端子层间连接者;及,复数扫描电极层间配线(未以图式显示),该复数扫描电极层间配线系形成于该非显示区域,且与R、G、B用液晶显示面板之扫描电极及复数扫描信号输入端子层间连接者。
申请公布号 TWI370284 申请公布日期 2012.08.11
申请号 TW096109560 申请日期 2007.03.20
申请人 富士通股份有限公司 日本 发明人 山岸文雄;富田顺二;山口久
分类号 G02F1/133 主分类号 G02F1/133
代理机构 代理人 恽轶群 台北市松山区南京东路3段248号7楼;陈文郎 台北市松山区南京东路3段248号7楼
主权项
地址 日本
您可能感兴趣的专利