发明名称 误差补偿方法、数字相位误差消除模块与全数字锁相环
摘要 本发明涉及误差补偿方法、数字相位误差消除模块与全数字锁相环。一种误差补偿方法,用于全数字锁相环,误差补偿方法包含:决定补偿误差;及加入补偿误差,以补偿全数字锁相环中的误差。上述误差补偿方法达到减少全数字锁相环中的误差的效果。
申请公布号 CN101414823B 申请公布日期 2012.08.08
申请号 CN200810169987.4 申请日期 2008.10.16
申请人 联发科技股份有限公司 发明人 张湘辉;谢秉谕;詹景宏
分类号 H03L7/08(2006.01)I;H03L7/099(2006.01)I;H03D13/00(2006.01)I 主分类号 H03L7/08(2006.01)I
代理机构 北京三友知识产权代理有限公司 11127 代理人 任默闻
主权项 一种误差补偿方法,用于全数字锁相环,该误差补偿方法包含:决定量化误差;决定码变化量,该码变化量对应于该全数字锁相环中时间数字转换器的增益;根据下式决定补偿误差: <mrow> <msub> <mi>e</mi> <mi>CTDC</mi> </msub> <mo>[</mo> <mi>k</mi> <mo>]</mo> <mo>=</mo> <munderover> <mi>&Sigma;</mi> <mrow> <mi>n</mi> <mo>=</mo> <mn>0</mn> </mrow> <mrow> <mi>k</mi> <mo>-</mo> <mn>1</mn> </mrow> </munderover> <msub> <mi>e</mi> <mi>&Delta;&Sigma;</mi> </msub> <mo>[</mo> <mi>n</mi> <mo>]</mo> <mo>&CenterDot;</mo> <mfrac> <mrow> <mn>2</mn> <mo>&CenterDot;</mo> <msub> <mi>N</mi> <mn>1</mn> </msub> </mrow> <mrow> <mo>(</mo> <mi>M</mi> <mo>+</mo> <mi>F</mi> <mo>)</mo> </mrow> </mfrac> <mo>,</mo> </mrow>其中eCTDC[k]指该补偿误差;eΔ∑[n]指该量化误差;N1指该码变化量;M指分频器的除数;且F指与该量化误差相关的分数;及加入该补偿误差,以补偿该全数字锁相环中的误差。
地址 中国台湾新竹科学工业园区