发明名称 |
扰频器、扰频处理方法以及程序 |
摘要 |
本发明涉及扰频器、扰频处理方法以及程序。倍值确定单元(12)确定倍值,该倍值是与用于构成在码型生成单元(11)中生成的扰频码型的二进制位串中包含的每一个位的位值相对应的正值或负值。倍乘处理单元(13)将符号数据与由倍值确定单元(12)所确定的倍值进行倍乘,所述符号数据表示由在值域中由包含有预定对的具有相同绝对值的正值和负值的多元符号所形成的符号数据串中的每一个符号值。这里,倍值处理单元(13)在针对一个符号的符号数据与对应于包含在扰频码型中的一个位的位值所确定的倍值之间进行倍乘,直到到达由符号数据串所表示的符号数为止。本发明通过简单操作对数据串进行扰频,并且即便当功能信道内容发生改变时也可通过简单处理执行扰频。 |
申请公布号 |
CN102624521A |
申请公布日期 |
2012.08.01 |
申请号 |
CN201210001796.3 |
申请日期 |
2005.09.29 |
申请人 |
JVC建伍株式会社 |
发明人 |
真岛太一 |
分类号 |
H04L9/22(2006.01)I;H04L25/03(2006.01)I;H04L27/10(2006.01)I |
主分类号 |
H04L9/22(2006.01)I |
代理机构 |
中原信达知识产权代理有限责任公司 11219 |
代理人 |
戚传江;穆德骏 |
主权项 |
一种对信息数据进行扰频的扰频器,所述扰频器包括:信息数据生成单元,所述信息数据生成单元用于将所述信息数据分类成重要位数据和次重要位数据;交错单元,所述交错单元用于生成对应于4值FSK调制中的符号的2位符号数据,其中每个重要位数据被分割并且被添加1位保护数据以生成2位要被保护的数据,两位次重要位数据被分割成一对以生成不被保护的数据,所述要被保护的数据和所述不被保护的数据被排列成预定序列以生成符号数据串;码型生成单元,所述码型生成单元用于生成包括二进制位串的扰频码型,所述二进制位串包括每一个均具有被预定为反向运算值的位值的位和每一个均具有被预定为非反向运算值的位值的位;扰频器,所述扰频器用于执行将所述符号数据串中的每一符号与扰频码型中的每一位倍乘的处理。 |
地址 |
日本神奈川县 |