发明名称 模拟信号数据压缩处理器
摘要 本发明涉及一种模拟信号数据压缩处理器,采用16位A/D转换器将模拟信号转换为高精度的数字信号,该数字信号通过锁存使振动数据信号按照给定的时序被DSP采集单元所接收,工控机按所需要从DSP读取信息,并能根据检测者的要求随时通过外设的计算机读取结构振动数据;此外,本处理器提供了16位高精度的振动信号数据,并使其在计算机上大量存储,具有模拟数据压缩、工作可靠、能满足同步要求和容易推广实施的优点。
申请公布号 CN101625704B 申请公布日期 2012.07.25
申请号 CN200910069928.4 申请日期 2009.07.28
申请人 依诺维信科技(天津)有限公司 发明人 尚利军;赵长有;唐娜
分类号 G06F17/40(2006.01)I 主分类号 G06F17/40(2006.01)I
代理机构 天津盛理知识产权代理有限公司 12209 代理人 王来佳
主权项 一种模拟信号数据压缩处理器,其特征在于:其处理器采集板(1)由DSP采集单元(5)、数据锁存单元(1‑4)、串口通讯单元(4)、外设工控机(3)、信号调理单元(1‑1)、A/D转换单元(1‑2)、D/A转换单元(1‑3)、逻辑控制单元(2)和数据存储单元(6)组成,DSP采集单元(5)的采集数据传输端通过串口通讯单元(4)与外设工控机(3)相连,DSP采集单元(5)连接逻辑控制单元(2),该逻辑控制单元(2)的D/A转换控制输出端连接D/A转换单元(1‑3)的控制输入端,逻辑控制单元(2)的A/D转换控制输出端连接A/D转换单元(1‑2)的控制输入端,逻辑控制单元(2)的程序控制输出端连接数据存储单元(6)的控制输入端,逻辑控制单元(2)的串口通讯控制输出端连接串口通讯单元(4)的控制输入端,逻辑控制单元(2)的多个数据锁存控制输出端连接采集板(1)上的每个数据锁存单元(1‑4)的控制输入端,采集板(1)上的数据锁存单元(1‑4)的数据输出端与DSP采集单元(5)的数据传输端相连,逻辑控制单元(2)的输出端连接信号调理单元(1‑1)的输入端;所述信号调理单元(1‑1)由乘法电路(1‑1‑1)、减法电路(1‑1‑2)、积分电路(1‑1‑3)、第一放大电路(1‑1‑4)、第二放大电路(1‑1‑5)、第三放大电路(1‑1‑6)组成,一路模拟信号输入到乘法电路(1‑1‑1)的输入端;D/A转换单元(1‑3)的输出端与乘法电路(1‑1‑1)的另一个输入端相连,乘法电路(1‑1‑1)的两个输出端分别与减法电路(1‑1‑2)的两个输入端相连,减法电路(1‑1‑2)的输出端连接积分电路(1‑1‑3)的输入端,积分电路(1‑1‑3)的输出端连接第一放大电路(1‑1‑4)的输入端,第一放大电路(1‑1‑4)的输出端连接第二放大电路(1‑1‑5)的输入端,第二放大电路(1‑1‑5)的输出端连接第三放大电路(1‑1‑6)的输入端,第三放大电路(1‑1‑6)的输出端连接A/D转换单元(1‑2)的输入单元相连。
地址 300457 天津市经济技术开发区第五大街泰华路12号创业中心A区1225室