发明名称 多进制低密度奇偶校验码的级联编译码系统及方法
摘要 本发明提供一种多进制低密度校验码的级联编译码方法,首先通过蒙特卡洛仿真统计对应多进制LDPC码的码字中最易出错的部分符号信息的对应位置;接着在编码的时候对输入信息进行预处理,将其分成两部分,其中一部分信息进行RS编码,RS编码后的结果再与剩下的那部分信息结合组成新的信息流输入多进制LDPC码编码器,原先最易出错的符号信息位置的值由RS编码后的码字占据;最后进行级联译码器的译码。还提供相应的系统。本发明适用与所有多进制LDPC码,通过将原先多进制LDPC码字中最易出错的部分用RS编码后的码字替换,利用了RS码的纠错能力显著的提升了系统的整体纠错能力。
申请公布号 CN102611463A 申请公布日期 2012.07.25
申请号 CN201210102298.8 申请日期 2012.04.09
申请人 上海交通大学 发明人 李金涛;杨艺宾;俞晖
分类号 H03M13/11(2006.01)I 主分类号 H03M13/11(2006.01)I
代理机构 上海汉声知识产权代理有限公司 31236 代理人 郭国中
主权项 一种多进制低密度奇偶校验码的级联编译码系统,其特征在于,包括依次连接的最易出错信息统计模块、多进制低密度奇偶校验码的级联编码模块、调制模块、解调模块、多进制低密度奇偶校验码的级联译码模块,所述多进制低密度奇偶校验码的级联编码模块包括多进制LDPC码编码器,具体地:最易出错信息统计模块,其用于通过多进制低密度校验码的蒙特卡洛仿真,统计在较高信噪比情况下对应码字中不同位置的信息节点的错误次数,从而确定其中错误次数最大的前X个符号在码字中的对应位置信息S;多进制低密度奇偶校验码的级联编码模块,其用于将输入的信息流分成两部分M1和M2,对M1进行RS编码,产生对应的码字C1,再将C1与M2组成新的输入信息流M_NEW进入多进制LDPC码编码器,组合过程中根据所述位置信息S,使经过多进制LDPC码编码后输出的码字中由S对应的最易出错部分的信息都来自于RS生成的码字C1;多进制低密度奇偶校验码的级联译码模块,其用于根据所接收到的码字先验概率信息及对应的多进制低密度奇偶校验码的校验矩阵H进行译码。
地址 200240 上海市闵行区东川路800号