摘要 |
Ein digitaler Phasenfrequenzdetektor (PFD) (100) umfasst eine Detektionseinheit (110), die dazu ausgebildet ist, eine Flanke eines Referenzsignals und eine Flanke eines Rückkopplungseingabesignals zu detektieren, um ein Referenzflankensignal und ein Rückkopplungsflankensignal zu erzeugen, eine Rücksetzeinheit (130), die dazu ausgebildet ist, ein Rücksetzsignal zu erzeugen, das die Detektionseinheit basierend auf dem Referenzflankensignal und dem Rückkopplungsflankensignal zurücksetzt, und eine Phasenvergleichseinheit (120), die dazu ausgebildet ist, ein erstes Phasenvergleichssignal und ein zweites Phasenvergleichssignal basierend auf dem Referenzflankensignal und dem Rückkopplungsflankensignal zu erzeugen, wobei die Phasenvergleichseinheit umfasst: ein erstes Flip-Flop mit einem Dateneingabeanschluss, der dazu ausgebildet ist, das Referenzflankensignal zu empfangen, und einem Takteingabeanschluss, der dazu ausgebildet ist, das Rückkopplungsflankensignal zu empfangen, und das dazu ausgebildet ist, ein erstes Vergleichssignal basierend auf dem Referenzflankensignal und dem Rückkopplungsflankensignal zu erzeugen, ein zweites Flip-Flop mit einem Dateneingabeanschluss, der dazu ausgebildet ist, das Rückkopplungsflankensignal zu empfangen, und einem Takteingabeanschluss, der dazu ausgebildet ist, das Referenzflankensignal zu empfangen, und das dazu ausgebildet ist, ein zweites Vergleichssignal basierend auf dem Referenzflankensignal und dem Rückkopplungsflankensignal zu erzeugen, und einen Latch-Block, der dazu ausgebildet ist, das erste Vergleichssignal und das zweite Vergleichssignal zwischenzuspeichern, um das erste Phasenvergleichssignal und das zweite Phasenvergleichssignal zu erzeugen.
|