发明名称 |
像素阵列结构及其驱动方法 |
摘要 |
本发明提供一种像素阵列结构及其驱动方法。像素阵列结构包括第一扫描线、第二扫描线、第一数据线、第二数据线以及像素结构。第一扫描线与第二扫描线交替地排列。第一数据线与第二数据线交替地排列。第n列像素结构位于第n条第一扫描线以及第n条第二扫描线之间,其中n为正整数。各像素结构包括一第一主动组件、一第二主动组件以及一像素电极。第一主动组件电连接对应的第一扫描线。第一数据线与第二数据线其中的一个电连接第一主动组件。第二主动组件电连接对应第二扫描线,且第一数据线与第二数据线其中的另一个电连接第二主动组件。 |
申请公布号 |
CN101799604B |
申请公布日期 |
2012.07.18 |
申请号 |
CN201010115393.2 |
申请日期 |
2010.02.05 |
申请人 |
深超光电(深圳)有限公司 |
发明人 |
邱昌明 |
分类号 |
G02F1/1362(2006.01)I;G02F1/133(2006.01)I |
主分类号 |
G02F1/1362(2006.01)I |
代理机构 |
深圳市威世博知识产权代理事务所(普通合伙) 44280 |
代理人 |
丁建春;陈华 |
主权项 |
一种像素阵列结构,其特征在于,该像素阵列结构包括:多条第一扫描线,各该第一扫描线沿一横行方向延伸;多条第二扫描线,平行该多条第一扫描线,而该多条第一扫描线与该多条第二扫描线交替地排列;多条第一数据线,各该第一数据线沿一竖列方向延伸,且该第一数据线用来传输一图像信号;多条第二数据线,平行该多条第一数据线,且该多条第一数据线与该多条第二数据线交替地排列,且该第二数据线传输的信号包含一差补信号;多个像素结构,行列排列,第n横行像素结构位于第n条第一扫描线以及第n条第二扫描线之间,n为正整数,且各该像素结构包括一第一主动组件、一第二主动组件以及一像素电极,该第一主动组件与该第二主动组件同时地连接该像素电极;第4k‑3竖列像素结构和第4k竖列像素结构的该第一主动组件电连接对应的第一扫描线,k为正整数,且该第一数据线与该第二数据线其中的一个电连接第4k‑3竖列像素结构该第一主动组件,该第一数据线与该第二数据线其中的另一个电连接第4k竖列像素结构该第一主动组件,第4k‑2竖列像素结构与第4k‑1竖列像素结构的该第一主动组件电连接对应的第二扫描线,且该第一数据线与该第二数据线其中的一个电连接第4k‑2竖列像素结构该第一主动组件,该第一数据线与该第二数据线其中的另一个电连接第4k‑1竖列像素结构该第一主动组件;以及第4k‑3竖列像素结构与第4k竖列像素结构的该第二主动组件电连接对应第二扫描线,且该第一数据线与该第二数据线其中的一个电连接第4k‑3竖列像素结构该第二主动组件,该第一数据线与该第二数据线其中的另一个电连接第4k竖列像素结构的该第二主动组件,第4k‑2 竖列像素结构与第4k‑1竖列像素结构的该第二主动组件电连接对应的第一扫描线,且该第一数据线与该第二数据线其中的一个电连接第4k‑2竖列像素结构该第二主动组件,该第一数据线与该第二数据线其中的另一个电连接第4k‑1竖列像素结构该第二主动组件;且任意相邻列的两像素结构共用同一条第一数据线或第二数据线;一第一栅极驱动器,位于该多个像素结构的一侧并电连接该多条第一扫描线;以及一第二栅极驱动器,位于该多个像素结构的另一侧,与该第一栅极驱动器相对并且电连接该多条第二扫描线。 |
地址 |
518100 广东省深圳市宝安区龙华街道办民清路北深超光电科技园A栋首层 |