发明名称 逐位逼近延迟锁相环电路以及调整时钟信号的方法
摘要 本发明公开了一种逐位逼近延迟锁相环电路及调整时钟信号的方法,设置延迟线控制信号选择模块,当在逐位逼近延迟锁相环电路将相位锁定后,出现输入时钟信号和输出时钟信号存在相位偏差时,根据比较信号产生延迟调整信号对输入时钟信号进行延时调整,直到检测到输入时钟信号和输出时钟信号的相位关系发生改变后为止。同时,逐位逼近控制器根据生成的重新锁定信号调整控制选择信号,确定与上次相位锁定延迟的偏差位。最后,再由延迟线控制信号选择模块选择将逐位逼近控制器输出的调整后的控制选择信号输出给参考延迟线,按照现有技术进行锁定过程。因此,本发明提供的电路及方法可以对时钟信号进行多次延迟调整。
申请公布号 CN101562450B 申请公布日期 2012.07.18
申请号 CN200810104174.7 申请日期 2008.04.16
申请人 北京兆易创新科技有限公司 发明人 王磊
分类号 H03L7/00(2006.01)I;H03L1/00(2006.01)I;H03K5/13(2006.01)I;H03K5/14(2006.01)I 主分类号 H03L7/00(2006.01)I
代理机构 北京德琦知识产权代理有限公司 11018 代理人 宋志强;麻海明
主权项 一种逐位逼近延迟锁相环电路,包括参考延迟线以及鉴相器,其特征在于,该电路还包括逐位逼近控制器和延迟线控制信号选择模块,其中,鉴相器,用于检测输入时钟信号和输出时钟信号的相位差,输出比较信号,判断所述电路是否锁定后输出锁定检测信号;逐位逼近控制器,用于根据接收的比较信号、锁定检测信号和自身产生的完成信号确定是否要对所述电路进行重新锁定,如果是,生成有效的重新锁定信号输出,其中在输出重新锁定信号时,根据有效的重新锁定信号生成确定与上次相位锁定延迟的偏差位的控制选择信号;如果否,生成无效的重新锁定信号输出,根据比较信号调整控制选择信号后,输出,其中根据比较信号调整控制选择信号为:确定与上次相位锁定延迟的偏差位的控制选择信号;延迟线控制信号选择模块,用于接收有效的重新锁定信号时,根据从鉴相器接收到的比较信号生成延迟调整信号输出;接收无效的重新锁定信号时,将从逐位逼近控制器接收到的控制选择信号作为延迟调整信号输出;参考延迟线,用于根据接收到延迟调整信号进行输入时钟信号的逐位延迟调整。
地址 100083 北京市海淀区学院路30号科大天工大厦A12层