发明名称 | 多相位脉冲发生器 | ||
摘要 | 一种多相位脉冲发生器包含n级,其中每一级包含第一子级(34、38、39、40)和第二子级(36、42、44)。第一子级具有第一存储元件(34),第二子级具有第二存储元件(36)。每一级的第一存储元件被安排成由前一级置位。第一子级(34、38、39、40)被安排成在第一存储元件被置位时提供级输出脉冲(OUT)。第二存储元件(36)被安排成由级输出脉冲(OUT)置位。第二子级(36、42、44)被安排成在第二存储元件被置位时在级输出脉冲(OUT)后保持第一存储元件复位。 | ||
申请公布号 | CN101589552B | 申请公布日期 | 2012.07.18 |
申请号 | CN200880002077.5 | 申请日期 | 2008.01.25 |
申请人 | 夏普株式会社 | 发明人 | P·泽贝迪 |
分类号 | H03K5/00(2006.01)I | 主分类号 | H03K5/00(2006.01)I |
代理机构 | 上海专利商标事务所有限公司 31100 | 代理人 | 张鑫;钱静芳 |
主权项 | 一种包含n级的多相位脉冲发生器,其中n大于1,并且对于满足1≤i≤n的所有i,每第i级包含具有第一存储元件的第一子级和具有第二存储元件的第二子级,对于满足每个1<j≤n的所有j,每第j级的第一存储元件被安排成由第(j‑1)级或第(j+1)置位,每第i级的第一子级包含第一门装置,所述第一门装置连接至所述第一存储元件和时钟输入,并且被安排成在所述第一存储元件被置位时将来自所述时钟输入的时钟脉冲作为所述级输出脉冲来传送,每第i级的第二存储元件被安排成由所述级输出脉冲置位,并且每个第i级的第二子级被安排成在所述第二存储元件被置位时在所述级输出脉冲之后保持所述第一存储元件复位。 | ||
地址 | 日本大阪府 |