发明名称 |
用于应对通用处理器在实现算法上的效率低下的设备和方法 |
摘要 |
一种在移动站中检测位置信号的电路,包括:通用处理器,用以生成用于执行至少一种信号检测算法的指令并实现至少一种与信号检测算法不相关联的其他功能;专用硬件块,用以响应于通用处理器的指令执行该至少一种信号检测算法;以及该通用处理器和专用硬件块之中的至少一个被配置成执行至少一种效率处理以优化该至少一种信号检测算法的性能。也公开了实现这些方法步骤的方法和机器可读介质。 |
申请公布号 |
CN101473241B |
申请公布日期 |
2012.07.04 |
申请号 |
CN200780023204.5 |
申请日期 |
2007.01.25 |
申请人 |
高通股份有限公司 |
发明人 |
D·法默;D·格文;C·赛伯特 |
分类号 |
G01S1/00(2006.01)I |
主分类号 |
G01S1/00(2006.01)I |
代理机构 |
上海专利商标事务所有限公司 31100 |
代理人 |
陈炜 |
主权项 |
一种在移动站中检测位置信号的电路,包括:通用处理器,用以生成用于执行至少一种信号检测算法的指令并实现至少一种与所述信号检测算法不相关联的其他功能;专用硬件块,响应于所述通用处理器的所述指令执行所述至少一种信号检测算法;以及所述通用处理器和所述专用硬件块之中的至少一个被配置成执行至少一种效率处理以优化所述至少一种信号检测算法的性能,其中所述至少一种效率处理包括搜索持续期处理,所述搜索持续期处理包括:当有严格搜索时间约束时执行较短搜索;当用户交互性、信道衰落、时钟漂移的速率相对于处理速度较小时执行较长搜索。 |
地址 |
美国加利福尼亚州 |