发明名称 一种快速锁定锁相环的频率综合装置
摘要 本发明公开了一种快速锁定锁相环频率综合装置,该频率综合装置包括混合信号压控振荡器、双模预置分频器、数字处理器、非易失性存储器、鉴频鉴相器、电荷泵和环路滤波器。利用本发明,避免了锁相环每次上电都要校正的过程,可以在工艺偏差的情况下,准确的对混合信号压控振荡器的输出频率进行预置,该预置的频率和目标频率相差很小,锁相环可以在极短的时间之内完成锁定。另外,本发明所有模块包括非易失性存储器在内均可以采用标准的CMOS工艺制作,能够方便的应用在快速跳频的通信系统中。
申请公布号 CN101741379B 申请公布日期 2012.07.04
申请号 CN200910242351.2 申请日期 2009.12.09
申请人 中国科学院半导体研究所 发明人 耿志卿;吴南健;颜小舟;冯鹏;楼文峰
分类号 H03L7/08(2006.01)I;H03L7/18(2006.01)I;H03L7/099(2006.01)I;H03L7/093(2006.01)I 主分类号 H03L7/08(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 周国城
主权项 一种快速锁定锁相环的频率综合装置,其特性在于,该频率综合装置包括:混合信号压控振荡器(10),该混合信号压控振荡器(10)的输入端分别与数字处理器(12)的输出端和环路滤波器(16)的输出端连接,输出端与双模预置分频器(11)的输入端连接,用于产生周期振荡信号,接收来自数字处理器(12)的预置信号,完成目标频率的直接预置;双模预置分频器(11),该双模预置分频器(11)的输入端与混合信号压控振荡器(10)的输出端连接,输出端与数字处理器(12)的输入端连接,用于对混合信号压控振荡器(10)产生的振荡信号进行分频;数字处理器(12),该数字处理器(12)的输入端分别与数字输入、双模预置分频器(11)的输出端和非易失性存储器(13)的输出端连接,输出端分别与鉴频鉴相器(14)的输入端、非易失性存储器(13)的输入端、电荷泵(15)的输入端、环路滤波器(16)的输入端连接,用于产生控制信号和预置信号,并对双模预置分频器(11)的输出信号进行分频;非易失性存储器(13),该非易失性存储器(13)的输入端与数字处理器(12)的输出端连接,输出端与数字处理器(12)的输入端连接,用于存储数字处理器(12)产生的控制信号和预置信号;鉴频鉴相器(14),该鉴频鉴相器(14)的输入端与数字处理器(12)的输出端连接,输出端与电荷泵(15)的输入端连接,用于锁相环路中相位的比较和频率的比较;电荷泵(15),该电荷泵(15)的输入端分别数字处理器(12)的输出端和鉴频鉴相器(14)的输出端连接,输出端与环路滤波器(16)的输入端连接,用于将鉴频鉴相器(14)输出的电压脉冲转化为电流脉冲;环路滤波器(16),该环路滤波器(16)的输入端分别数字处理器(12)的输出端和电荷泵(15)的输出端连接,输出端与混合信号压控振荡器(10)的输入端连接,用于提供混合信号压控振荡器(10)的控制电压。
地址 100083 北京市海淀区清华东路甲35号