发明名称 磁差动输入
摘要 磁差动输入电路(20)被布置以限定至少两个回路(L1和L2),其中每个回路都通过接收电路的输入(231)。物理地布置回路(L1和L2)使得干扰源(L3)在回路(L1和L2)中引起相反的信号,由此实现接收电路的输入(231)上干扰的抵消。在一个实施例中,该输入电路(20)被布置为电差动以及磁差动。
申请公布号 CN1939103B 申请公布日期 2012.07.04
申请号 CN200580010379.3 申请日期 2005.03.23
申请人 硅实验室公司 发明人 R·A·约翰逊
分类号 H05K1/02(2006.01)I 主分类号 H05K1/02(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 龚海军;张志醒
主权项 一种将单端信号源耦合到单端接收电路的磁差动输入电路,该输入电路包括:集成电路封装的第一终端,耦合到所述单端信号源的输出端;所述集成电路封装的第二终端,耦合到信号地端;所述集成电路封装的第三终端,通过第三导体耦合到所述单端信号源的输出端;所述集成电路封装中的输入节点,耦合到所述接收电路;第一回路,包含所述第一终端、所述输入节点、所述第二终端、将所述第一终端耦合到所述输入节点的第一导体、耦合在所述输入节点和所述第二终端之间的终端阻抗、将所述第二终端耦合到所述信号地端的第二导体的第一部分以及将所述第三终端耦合到所述第一终端的所述第三导体的第一部分;和第二回路,包含所述第二终端、所述输入节点、所述第三终端、所述第二导体的所述第一部分、所述终端阻抗、将所述输入节点耦合到所述第三终端的第四导体以及所述第三导体的第二部分,其中所述第一回路和第二回路被设置使得由在所述集成电路封装中的干扰源在所述第一回路中引起的第一干扰信号被由所述干扰源在所述第二回路中引起的第二干扰信号所抵消。
地址 美国德克萨斯州