发明名称 封装载板的线路结构以及多芯片封装体
摘要 本发明公开了一种封装载板的线路结构以及多芯片封装体,所述封装载板的线路结构包括多个芯片垫、一第一电极、一第二电极、一第三电极与一第四电极。这些芯片垫排列成MxN阵列。各芯片垫的周边区域包括依序顺时针排列的一第一打线接合垫、一第二打线接合垫、一第三打线接合垫与一第四打线接合垫,且第S列中的各第一~第四打线接合垫的方位相    对于第S-1列中的各第一~第四打线接合垫的方位分别相差一个象限。第一电极与各第一打线接合垫相连接。第二电极与各第二打线接合垫相连接。第三电极与各第三打线接合垫相连接。第四电极与各第四打线接合垫相连接。
申请公布号 CN101764117B 申请公布日期 2012.07.04
申请号 CN200810189685.3 申请日期 2008.12.26
申请人 亿光电子工业股份有限公司 发明人 赵自皓
分类号 H01L23/488(2006.01)I;H01L25/00(2006.01)I;H01L25/075(2006.01)I 主分类号 H01L23/488(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 周国城
主权项 一种封装载板的线路结构,适于承载多个打线接合型态的发光二极管芯片,其特征在于该线路结构包括:多个芯片垫,排列成MxN阵列,用以放置该些发光二极管芯片;多个第一打线接合垫、多个第二打线接合垫、多个第三打线接合垫与多个第四打线接合垫,其中该些第一打线接合垫其中之一、该些第二打线接合垫其中之一、该些第三打线接合垫其中之一与该些第四打线接合垫其中之一依序排列于每一该些芯片垫的周边区域,而第S列中的各该些第一至第四打线接合垫的方位相对于第S‑1及S+1列中的各该些第一至第四打线接合垫的方位相差一个象限,其中M、N为大于1的正整数,而S为2~N‑1的正整数;第一电极,具有多个第一分支线路,分别与第1~N列的M个第一打线接合垫相连接;第二电极,具有多个第二分支线路,分别与第1~N列的M个第二打线接合垫相连接;第三电极,具有多个第三分支线路,分别与第1~N列的M个第三打线接合垫相连接;以及第四电极,具有多个第四分支线路,分别与第1~N列的M个第四打线接合垫相连接。
地址 中国台湾台北县土城市