发明名称 |
时钟信号生成电路、显示面板模块、图像传感装置以及电子装置 |
摘要 |
一种延迟锁定环型的时钟信号生成电路,其包括:延迟线路,其被配置为延迟第一时钟信号以生成第二时钟信号;延迟量控制器,其被配置为改变延迟线路中的延迟量,使得第二时钟信号的相位同步于第一时钟信号的相位;假锁定检测部,其被配置为检测第一时钟信号和第二时钟信号的假锁定状态;以及假锁定状态解除部,其被配置为在检测到假锁定状态的情况下改变延迟线路中的延迟量。 |
申请公布号 |
CN101414825B |
申请公布日期 |
2012.06.27 |
申请号 |
CN200810170249.1 |
申请日期 |
2008.10.16 |
申请人 |
索尼株式会社 |
发明人 |
千田满;水桥比吕志;小出元 |
分类号 |
H03L7/089(2006.01)I;G09G3/30(2006.01)I |
主分类号 |
H03L7/089(2006.01)I |
代理机构 |
北京信慧永光知识产权代理有限责任公司 11290 |
代理人 |
褚海英;武玉琴 |
主权项 |
一种延迟锁定环型的时钟信号生成电路,该电路包括:延迟线路,其被配置用于延迟第一时钟信号以产生第二时钟信号;延迟量控制器,其被配置用于改变所述的延迟线路中的延迟量,以使得所述的第二时钟信号的相位同步于所述的第一时钟信号的相位;假锁定检测部,其被配置用于检测所述的第一时钟信号与第二时钟信号的假锁定状态;以及假锁定状态解除部,其被配置用于在检测到所述的假锁定状态时改变所述的延迟线路中的延迟量。 |
地址 |
日本东京 |