发明名称 |
一种软硬件结合加速器及其实现方法 |
摘要 |
本发明涉及一种软硬件结合加速器及其实现方法,在处理器上增加连接有大数乘法加速器,大数乘法加速器中增加硬件逻辑从高速RAM将数据装载入单周期乘法器,增加硬件逻辑将乘法结果和目标高速RAM中数据相加,再输出到目标高速RAM中。在单周期乘法器运行时,读取下一次乘法运算数据,同时读取目标RAM数据,每次运算平均需要乘法1个周期,加法和写回目标RAM数据1个周期,每次2个周期。本发明有益的效果是:在充分利用处理器现有硬件资源的基础上,仅增加少量硬件资源,处理大数计算最耗时部分,其他部分由软件完成。这样在成本仅略有增加的情况下,大幅提高大数计算的速度,从而达到了成本和性能上的平衡。 |
申请公布号 |
CN102520907A |
申请公布日期 |
2012.06.27 |
申请号 |
CN201110414065.7 |
申请日期 |
2011.12.13 |
申请人 |
杭州晟元芯片技术有限公司 |
发明人 |
杨波;徐功益;邱柏云;贺晓明 |
分类号 |
G06F7/575(2006.01)I |
主分类号 |
G06F7/575(2006.01)I |
代理机构 |
杭州九洲专利事务所有限公司 33101 |
代理人 |
陈继亮 |
主权项 |
一种软硬件结合加速器,其特征在于:在处理器上增加连接有大数乘法加速器,大数乘法加速器中增加硬件逻辑从高速RAM将数据装载入单周期乘法器,增加硬件逻辑将乘法结果和目标高速RAM中数据相加,再输出到目标高速RAM中。 |
地址 |
310012 浙江省杭州市西湖区天目山路176号17幢203室 |