发明名称 C波段低插损高次谐波抑制微型带通滤波器
摘要 本发明公开了一种C波段低插损高次谐波抑制微型带通滤波器,包括输入端口、输出端口、输入电感、输出电感、输入电容、输出电容、五个并联谐振单元、四个零点设置单元和两个交叉耦合电容等;各元件均采用两层以上低温共烧陶瓷工艺实现,其中输入输出电感、输入输出电容均采用分布参数的带状线设计;级间电感采用空间耦合和分布参数电感;级间电容采用空间耦合和分布参数电容;交叉耦合电容为介质平板“Z”字形电容;五个并联谐振单元均用三层折叠耦合带状线设计;本发明以低温共烧陶瓷技术为基础的层叠结构具有体积小、重量轻、可靠性高、带内插损低、高次谐波抑制优良等优点,符合电子通信等领域对电子元件趋于微型化、集成化的要求。
申请公布号 CN102509829A 申请公布日期 2012.06.20
申请号 CN201110331730.6 申请日期 2011.10.27
申请人 无锡南理工科技发展有限公司 发明人 戴永胜;汉敏;戚湧;尹洪浩;李平;谢秋月;韩群飞;冯媛;左同生;孙宏途
分类号 H01P1/212(2006.01)I 主分类号 H01P1/212(2006.01)I
代理机构 南京理工大学专利中心 32203 代理人 朱显国
主权项 一种C波段低插损高次谐波抑制微型带通滤波器,其特征在于:包括表面安装的50欧姆阻抗输入端口(P1)、输入谐振级(L6、C6)、第一级并联谐振单元(L1、C1) 、第一零点设置电路(L12、C12)、第二级并联谐振单元(L2、C2) 、第二零点设置电路(L23、C23)、第三级并联谐振单元(L3、C3)、第三零点设置电路(L34、C34)、第四级并联谐振单元(L4、C4) 、第四零点设置电路(L45、C45)、第五级并联谐振单元(L5,C5)、输出谐振级(L7、C7)、表面安装的50欧姆阻抗输出端口(P2)、第一耦合电容C8、第二耦合电容C9和接地端;第一级并联谐振单元(L1、C1)由第一电感(L1)和第一电容(C1)并联而成,第二级并联谐振单元(L2、C2)由第二电感(L2)和第二电容(C2)并联而成,第三级并联谐振单元(L3、C3)由第三电感(L3)和第三电容(C3)并联而成,第四级并联谐振单元(L4、C4)由第四电感(L4)和第四电容(C4)并联而成,第五级并联谐振单元(L5、C5)由第五电感(L5)和第五电容(C5)并联而成;输入端口(P1)与输入谐振级(L6、C6)连接,输出端口(P2)与输出谐振级(L7、C7)连接,该输出谐振级(L7、C7)与输入谐振级(L6、C6)之间并联第一级并联谐振单元(L1、C1)、第二级并联谐振单元(L2、C2)、第三级并联谐振单元(L3、C3)、第四级并联谐振单元(L4、C4)和第五级并联谐振单元(L5、C5);在第一级并联谐振单元(L1、C1)与第二级并联谐振单元(L2、C2)之间串联第一零点设置电路(L12、C12),第一零点设置电路(L12、C12)由第一零点电感(L12)和第一零点电容(C12)串联而成;第二级并联谐振单元(L2、C2)与第三级并联谐振单元(L3、C3)之间串联第二零点设置电路(L23、C23),第二零点设置电路(L23、C23)由第二零点电感(L23)和第二零点电容(C23)串联而成;第三级并联谐振单元(L3、C3)与第四级并联谐振单元(L4、C4)之间串联第三零点设置电路(L34、C34),第三零点设置电路(L34、C34)由第三零点电感(L34)和第三零点电容(C34)串联而成;第四级并联谐振单元(L4、C4)与第五级并联谐振单元(L5、C5)之间串联第四零点设置电路(L45、C45),第四零点设置电路(L45、C45)由第四零点电感(L34)和第四零点电容(C34)串联而成;输入谐振级是由第六电感(L6)和第六电容(C6)构成的串联谐振单元;输出谐振级是由第七电感(L7)和第七电容(C7)构成的串联谐振单元;所述的第一级并联谐振单元(L1、C1)、第二级并联谐振单元(L2、C2)、第三级并联谐振单元(L3、C3) 第四级并联谐振单元(L4、C4)、第五级并联谐振单元(L5、C5)、输出谐振级(L7、C7)分别接地;第一级并联谐振单元(L1、C1)的非接地端和第三级并联谐振单元(L3、C3)的非接地端之间串联第一耦合电容(C8),第三级并联谐振单元(L3、C3)的非接地端和第五级并联谐振单元(L5、C5)的非接地端之间串联第二耦合电容(C9)。
地址 214192 江苏省无锡市锡山经济开发区芙蓉中三路99号