发明名称 基于FPGA的LCDC模块的FT测试方法
摘要 基于FPGA的LCDC模块的FT测试方法,在FPGA中设计一个VIP采集模块,用于采集LCDC模块送出的数据;根据LCDC的时序和屏的V_BP、V_FP、V_VD、H_BP、H_FP、H_VD参数,设计两个计数器count1和count2。count1以DOTCLK的频率开始计数,count2以HSYNC的频率开始计数,循环直到LCDC没有数据送出,表示采样结束。最后将采集到的数据导出到一个文件中并和存储器中的发送数据文件进行对比。本发明能灵活的实现任何的数字电路,摆脱模拟信号的干扰,减少受制于专用芯片的束缚,来辅助待测芯片的FT测试。
申请公布号 CN101995686B 申请公布日期 2012.06.06
申请号 CN201010551130.6 申请日期 2010.11.18
申请人 福州瑞芯微电子有限公司 发明人 张英;周敏心;薛志明
分类号 G02F1/13(2006.01)I;G01R31/28(2006.01)I 主分类号 G02F1/13(2006.01)I
代理机构 福州市鼓楼区京华专利事务所(普通合伙) 35212 代理人 翁素华
主权项 基于FPGA的LCDC模块的FT测试方法,其特征在于:包括如下步骤:步骤10:在FPGA中设计一个VIP采集模块;步骤20:根据LCDC的时序和屏的场后消隐V_BP、场前消隐V_FP、垂直有效分辨率V_VD、场脉冲宽度V_PW、行后消隐H_BP、行前消隐H_FP、水平有效分辨率H_VD、行脉冲宽度H_PW参数,设计两个计数器count1和count2;步骤30:计数器count1以DOTCLK的频率开始计数,计数器count2以HSYNC的频率开始计数;步骤40:当count1=行后消隐H_BP,HSYNC为高电平,count2=场后消隐V_BP时,VIP采集模块开始采集LCDC送出的数据;步骤50:当count1=行后消隐H_BP+水平有效分辨率H_VD且count2=场后消隐V_BP时,第一帧的数据采样结束;步骤60:将count1、count2的数据清0,转入步骤40接着第二帧的数据采样,直到LCDC没有数据送出,表示采样结束;步骤70:最后将采集到的数据导出到一个文件中并和存储器中的发送数据文件进行对比,对比时,只需要把两个文件的数据读出到两个数组中,对这两个数组进行对比。
地址 350000 福建省福州市鼓楼区软件大道89号18号楼