发明名称 一种基于QPSK的高效同步解调装置
摘要 本实用新型公开了一种基于QPSK的高效同步解调装置,它是涉及通信领域中帧同步保持、相位旋转、解码译码的数字信号处理装置。它由二重分集QPSK解调器、同步保持与相位旋转电路、LDPC译码器、电源等部件组成。它采用数字信号处理技术,利用编解码器中帧头信息进行相关检测,帧同步提取及其同步保持,实时监测同步信息并及时根据信号状态进行相位旋转,实现了相干检测与软判决译码器的高效接口。且本实用新型还具有电路结构简单、集成化程度高、性能稳定可靠、可移植性好、实时性能好、成本低廉等特点。特别适用于莱斯信道通信系统中作同步解调电路装置。
申请公布号 CN202261374U 申请公布日期 2012.05.30
申请号 CN201120366082.3 申请日期 2011.09.29
申请人 中国电子科技集团公司第五十四研究所 发明人 刘春冉;李志勇;王东;倪光华
分类号 H04L27/26(2006.01)I;H04L25/03(2006.01)I 主分类号 H04L27/26(2006.01)I
代理机构 代理人
主权项 一种基于QPSK的高效同步解调装置,包括二重分集QPSK解调器(1)、LDPC译码器(3)和电源(10),其特征在于:还包括同步保持与相位旋转电路(2);所述的二重分集QPSK解调器(1)的输入端口1与外部输入信息流A端口相连,其输入端口2与外部输入信息流B端口相连,经过QPSK解调,得到同相信息码流I、正交信息码流Q,其中同相信息码流I通过输出端口3与同步保持与相位旋转电路(2)的输入端口1相连,正交信息码流Q通过输出端口4与同步保持与相位旋转电路(2)的输入端口2相连;同步保持与相位旋转电路(2)将经过二重分集QPSK解调的码流I、Q进行同相串并变换和正交串并变换,并进行相干检测、相位旋转和同步保持,将与信号相匹配的码字,通过输出端口4与LDPC译码器(3)输入端口1相连,将帧头标志信息通过输出端口5输出至LDPC译码器(3)的输入端口2,输出端口6与同步保持标志D端口连接;LDPC译码器(3)将软判决码字经过LDPC译码,使判决码误码率降低,其判决码一路通过输出端口4输出至判决码字C端口,另一路通过输出端口3与同步保持与相位旋转电路(2)的输入端口3相连,使同步保持与相位旋转电路(2)对应此码字的相关性更强,对同步起保持和修正的作用;电源(6)的输出+V电压端与各部件相应电源端并连,提供各个部件工作电源。
地址 050081 河北省石家庄市中山西路589号第五十四所微散部