发明名称 一种具有极小传输延时的自动整形方法及电路
摘要 本发明公开了一种具有极小传输延时的自动整形方法及电路,属于单线传输协议下对级联的数据进行整形的领域;该方法是将衰减得到待整形数据信号输入至第一和第二边沿触发脉冲生成模块;通过以Ts为时间分割点,分别选通输出第二边沿触发脉冲生成模块输出的数据信号与待整形数据信号中高电平或者低电平持续时间长的数据信号,和第二边沿触发脉冲生成模块输出的数据信号与待整形数据信号中电平持续时间长的数据信号或者第一边沿触发脉冲生成模块输出的数据信号。该方法的实现电路非常简单,主要为边沿触发特定时间的高电平或低电平模块或者采样脉冲模块,以及选通和衰减模块等。本发明所述方法可以使多级级联的传输延时达到器件级。
申请公布号 CN101640525B 申请公布日期 2012.05.30
申请号 CN200910169243.7 申请日期 2009.08.24
申请人 深圳市明微电子股份有限公司 发明人 王乐康;李照华;符传汇;石磊;陈克勇;郭伟峰
分类号 H03K5/01(2006.01)I 主分类号 H03K5/01(2006.01)I
代理机构 北京市立方律师事务所 11330 代理人 郑瑜生
主权项 一种具有极小传输延时的自动整形方法,其特征在于:首先对代表数据0或者数据1的输入数据信号进行衰减得到待整形数据信号;所述待整形数据信号同时输入至第一和第二边沿触发脉冲生成模块,其中,输入数据信号以上升沿或者下降沿为起始信号,相应地,第一和第二边沿触发脉冲生成模块为上升沿触发或者下降沿触发,二者在上升沿或者下降沿到来时分别生成相应地高电平或者低电平持续时间为T1的脉冲信号和高电平或者低电平持续时间为T0的脉冲信号;衰减的要求为代表数据1的输入数据信号不会被衰减为高电平或者低电平持续时间小于Ts的待整形数据信号,其中Ts为显示控制芯片的采样时间,并且T0<Ts<T1;所述输入数据信号输入至边沿触发采样脉冲模块,所述边沿触发采样脉冲模块在电平持续时间Ts之后输出采样脉冲,控制输出的数据信号;当每次待整形数据信号的上升沿或者下降沿到来时,输出的数据信号,即下级的输入数据信号为:在0到Ts时间段内,通过输出第二边沿触发脉冲生成模块输出的数据信号与待整形数据信号中高电平或者低电平持续时间长的数据信号;在Ts后,当整形数据信号此时已由高电平或者低电平变为低电平或者高电平,则输出第二边沿触发脉冲生成模块输出的数据信号与待整形数据信号中高电平或者低电平持续时间长的数据信号;当待整形数据信号此时仍然为高电平或者低电平,则输出第一边沿触发脉冲生成模块输出的数据信号。
地址 518000 广东省深圳市南山区高新技术产业园南区高新南一道国微大厦五楼