发明名称 用于多路E1信号传输的基于缓存器的频偏检测方法
摘要 本发明公开了一种用于多路E1信号传输的基于缓存器的频偏检测方法,其步骤为:(1)、为每个E1信号建立一个与其相对应的缓存器,实时采集各个E1信号所对应的缓存器中存储数据的个数;(2)、同一时刻采集各有效E1信号对应的缓存器存储数据的个数m并取其平均值J,得到缓存器存储数据的个数m与平均值J的差值H,根据差值H的大小判断多路E1信号存在的频偏状态;(3)、通过在某个时间窗口内,各有效E1信号对应的缓存器存储数据的个数m变化情况来进行确定各个有效E1信号与传输时钟之间的频偏情况。本发明利用缓存器中存储数据的个数及其变化来形成判别数据,具有计算量小,运算复杂程度低、运用可编程器件实现时所耗硬件资源少、后续处理简单方便等优点。
申请公布号 CN101087178B 申请公布日期 2012.05.23
申请号 CN200710035312.6 申请日期 2007.07.09
申请人 中国人民解放军国防科学技术大学 发明人 黄芝平;刘纯武;唐贵林;邓黠;刘正春
分类号 H04J3/14(2006.01)I 主分类号 H04J3/14(2006.01)I
代理机构 湖南兆弘专利事务所 43008 代理人 赵洪
主权项 一种用于多路E1信号传输的基于缓存器的频偏检测方法,其特征在于步骤为:(1)、为每个E1信号建立一个与其相对应的缓存器,实时采集各有效E1信号所对应的缓存器中存储数据的个数;(2)、同一时刻采集各有效E1信号对应的缓存器存储数据的个数m并取其平均值J,得到缓存器存储数据的个数m与平均值J的差值H,根据差值H的大小可知多路E1信号存在以下频偏状态:①当差值H为‑2<H<+2之间时,各有效E1信号之间不存在频偏;②当差值H为‑5<H<‑2或+2<H<+5之间时,各有效E1信号之间存在较小的频偏,否则,当H<‑5或H>+5时,判断各有效E1信号之间存在较大的频偏;③在判断各有效E1信号之间存在较大的频偏情况下,当差值H为正值时,则各有效E1信号之间存在较大的正频偏,当差值H为负值时,则各有效E1信号之间存在较大的负频偏;(3)、通过在特定时间窗口内,各有效E1信号对应的缓存器存储数据的个数m变化情况来进行确定各个有效E1信号与传输时钟之间的频偏情况:①当缓存器中存储数据的个数m增加64个,可判断各有效E1信号与传输时钟之间存在较大的正频偏,否则可判断各有效E1信号与传输时钟之间存在较小的正频偏;②当缓存器中存储数据的个数m减少64个,可判断各有效E1信号与传输时钟之间存在较大的负频偏,否则可判断各有效E1信号与传输时钟之间存在较小的负频偏。
地址 410073 湖南省长沙市砚瓦池正街47号国防科学技术大学机电工程与自动化学院