发明名称 |
主板测试流程管控系统及方法 |
摘要 |
一种主板测试流程管控方法,该方法包括以下步骤:根据需要测试的项目和需要测试主板的序列号生成第一测试码,并将第一测试码保存至脚本文件;当开始对主板的测试时,解析脚本文件中第一测试码各测试项位的值,以识别第一测试码中需要测试的项目和不需要测试的项目;将第一测试码中所有测试项位的值设置为第一测试码中不需要测试项目对应的测试项位的值,以得到第二测试码;根据第二测试码中各测试项位的排列顺序,依次根据测试项位对应的测试项目对主板进行测试,根据测试结果得到第三测试码;将所述第三测试码和第一测试码进行比对,以得到测试结果。本发明还提供一种主板测试流程管控系统。 |
申请公布号 |
CN102455961A |
申请公布日期 |
2012.05.16 |
申请号 |
CN201010525029.3 |
申请日期 |
2010.10.29 |
申请人 |
鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
发明人 |
唐新桥;钟阳 |
分类号 |
G06F11/22(2006.01)I |
主分类号 |
G06F11/22(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
一种主板测试流程管控系统,其特征在于,该系统包括:第一测试码生成模块,用于根据需要测试的项目和需要测试主板的序列号生成第一测试码,并将第一测试码保存至脚本文件,所述第一测试码由测试项位和主板序列号位组成;解析模块,用于当开始对主板测试时,读取所述脚本文件,解析脚本文件中第一测试码各测试项位的值,以识别第一测试码中需要测试的项目和不需要测试的项目;第二测试码生成模块,用于将第一测试码中所有测试项位的值设置为第一测试码中不需要测试项目对应的测试项位的值,以得到第二测试码;第三测试码生成模块,用于根据第二测试码中各测试项位的排列顺序及测试项位对应的测试项目对主板进行测试,当有测试项目测试通过时,将第二测试码中该测试通过的测试项目对应的测试项位的值设置为与第一测试码中需要测试项目对应的测试项位的值相同,当有测试项目没有测试通过时,将第二测试码中该没有测试通过的测试项目对应的测试项位的值设置为与第一测试码中不需要测试项目对应的测试项位的值相同,以得到第三测试码;比对模块,用于将所述第三测试码和第一测试码进行比对,判断所述第三测试码和第一测试码是否相同;测试结果记录模块,用于当所述第三测试码和第一测试码相同时,显示测试通过的提示信息,当所述第三测试码和第一测试码不相同时,显示测试失败的提示信息,并记录第三测试码。 |
地址 |
518109 广东省深圳市宝安区龙华镇油松第十工业区东环二路2号 |