发明名称 |
可降低方块电阻的铜互连结构的制造方法 |
摘要 |
本发明公开了一种可降低方块电阻的铜互连结构的制造方法,包括提供半导体基底;依序在其上形成刻蚀阻挡层、介电层、介电保护层和金属硬掩膜层;通过光刻和刻蚀,在介电保护层中形成第一深度的沟槽图形、在部分所述第一深度的沟槽图形中继续刻蚀介电保护层,形成第二深度的沟槽图形,并形成与第一深度的沟槽图形相连通且贯穿介电层保护层和部分介电层的通孔图形;对第一深度的沟槽图形、第二深度的沟槽图形和通孔图形同步往下一体化刻蚀形成第一深度沟槽、第二深度沟槽和通孔;在第一深度沟槽、第二深度沟槽和通孔内溅射沉积金属扩散阻挡层和金属籽晶层,采用电镀工艺进行互连金属填充;化学机械研磨去除介电层上冗余的材料,形成铜互连。 |
申请公布号 |
CN102437108A |
申请公布日期 |
2012.05.02 |
申请号 |
CN201110388945.1 |
申请日期 |
2011.11.30 |
申请人 |
上海华力微电子有限公司 |
发明人 |
姬峰;张亮;胡友存;李磊;陈玉文 |
分类号 |
H01L21/768(2006.01)I |
主分类号 |
H01L21/768(2006.01)I |
代理机构 |
上海思微知识产权代理事务所(普通合伙) 31237 |
代理人 |
陆花 |
主权项 |
一种可降低方块电阻的铜互连结构的制造方法,其特征在于,包括以下步骤:提供包括一前层铜互连层的半导体基底;依序在所述半导体基底上形成刻蚀阻挡层、介电层、介电保护层和金属硬掩膜层;通过光刻和刻蚀,在介电保护层中形成多个第一深度的沟槽图形;在部分所述第一深度的沟槽图形中继续刻蚀介电保护层,形成第二深度的沟槽图形,其中所述半导体基底的前层铜互连层中,与所述第二深度的沟槽图形相对应的位置不存在通孔;通过光刻和刻蚀形成与所述第一深度的沟槽图形相连通且贯穿介电保护层和部分介电层的通孔图形,其中所述第二深度的沟槽图形的深度小于第一深度的沟槽图形和通孔图形的总深度;采用刻蚀工艺,对所述第一深度的沟槽图形、第二深度的沟槽图形和通孔图形同步往下刻蚀直至通孔图形底部的介电层被完全去除,形成第一深度沟槽、第二深度沟槽和通孔;去除通孔底部的刻蚀阻挡层,使得通孔与所述半导体基底内的前层铜互连层连接;在第一深度沟槽、第二深度沟槽和通孔内溅射沉积金属扩散阻挡层和铜籽晶层,采用电镀工艺进行铜填充;采用化学机械研磨去除介电层上多余的金属铜、金属硬掩膜层和介电保护层,形成铜互连。 |
地址 |
201203 上海市浦东新区张江高科技园区高斯路497号 |