发明名称 一种半实物信号发生器及其使用方法
摘要 一种半实物信号发生器,包括实物与非实物部分,非实物部分为装载有波形设计仿真软件的上位机,实物部分为下位机,该下位机包括DA转换器电路、信号调理电路与内嵌有NiosII软核处理器的FPGA芯片,使用时,非实物部分通过手动或程序调用自动的方式设置仿真波形的参数,若显示的仿真波形符合要求,则生成、传输模块参数给下位机,再由NiosII软核处理器、双口RAM、DDS模块配合以将经处理的数字信号传给DA转换器电路,最后由DA转换器电路、信号调理电路处理后即可得到最终信号。本设计不仅精确度较高、直观性较强、生产成本较低,而且自动化程度较高、应用范围较广。
申请公布号 CN102426472A 申请公布日期 2012.04.25
申请号 CN201110239506.4 申请日期 2011.08.19
申请人 徐华中;孟磊;刘畅 发明人 徐华中;孟磊;刘畅
分类号 G06F1/02(2006.01)I;G06F17/50(2006.01)I 主分类号 G06F1/02(2006.01)I
代理机构 武汉荆楚联合知识产权代理有限公司 42215 代理人 刘牧
主权项 一种半实物信号发生器,包括相互连接的上位机(1)和下位机(2),所述下位机(2)包括FPGA芯片(3)与DA转换器电路(9),FPGA芯片(3)的一端与上位机(1)通信连接,另一端与DA转换器电路(9)相连接,且在FPGA芯片(3)上连接有电源(11)、串行FLASH(4)与时钟(12),其特征在于:所述上位机(1)上装载有波形设计仿真软件,所述下位机(2)的数量至少为一个,且下位机(2)还包括信号调理电路(10);所述FPGA芯片(3)上还连接有RS232接口(5)、以太网接口(13)与SDRAM存储器(6),且在FPGA芯片(3)内设置有Nios II软核处理器(7)、DDS模块(8)、双口RAM(14)与频率控制字寄存器(15);所述Nios II软核处理器(7)包括CPU处理器(71)、URAT控制器(72)、SDRAM控制器(73)、EPCS控制器(74)、以太网控制器(75)、一号PIO控制器(76)与二号PIO控制器(77),CPU处理器(71)通过URAT控制器(72)、SDRAM控制器(73)、EPCS控制器(74)、以太网控制器(75)分别与RS232接口(5)、SDRAM存储器(6)、串行FLASH(4)、以太网接口(13)通信连接,RS232接口(5)、以太网接口(13)的另一端均与上位机(1)通信连接,CPU处理器(71)通过一号PIO控制器(76)与双口RAM(14)相连接,双口RAM(14)的另一端分别与DDS模块(8)、DA转换器电路(9)相连接,DDS模块(8)的另一端依次通过频率控制字寄存器(15)、二号PIO控制器(77)与CPU处理器(71)相连接,DA转换器电路(9)的另一端与信号调理电路(10)相连接。
地址 430070 湖北省武汉市武汉理工大学鉴湖校区A172信箱