发明名称 |
快闪存储器数据存储装置中的数据分条 |
摘要 |
本发明揭示一种用于将数据从主机(106、350、551)分条到数据存储装置(100、302、501)的方法,所述数据存储装置(100、302、501)包括多个存储器芯片(118a、118b、218、318)及用于在所述主机与所述多个存储器芯片(118a、118b、218、318)之间传递数据的多个物理通道(112),其中每一通道可操作地连接到不同多个所述存储器芯片(118a、118b、218、318)。所述方法包括:确定所述多个通道(112)中的物理通道(112)的数目;确定借以将数据写入到连接到单独通道(112)的存储器芯片(118a、118b、218、318)的第一通道组块大小;经由所述主机将逻辑顺序数据分段成第一通道组块大小段;及按第一通道组块大小单位将数据分条到所述数据存储装置(100、302、501)的不同通道(112)。 |
申请公布号 |
CN102428455A |
申请公布日期 |
2012.04.25 |
申请号 |
CN201080020488.4 |
申请日期 |
2010.04.05 |
申请人 |
谷歌公司 |
发明人 |
阿尔贝特·T·博尔歇斯;安德鲁·T·斯温;罗伯特·S·斯普林科 |
分类号 |
G06F13/42(2006.01)I;G06F3/06(2006.01)I |
主分类号 |
G06F13/42(2006.01)I |
代理机构 |
北京律盟知识产权代理有限责任公司 11287 |
代理人 |
刘国伟 |
主权项 |
一种将数据从主机(106、350、551)分条到数据存储装置(100、302、501)的方法,所述数据存储装置(100、302、501)包括多个存储器芯片(118a、118b、218、318)及用于在所述主机(106、350、551)与所述多个存储器芯片(118a、118b、218、318)之间传递数据的多个物理通道(112),每一通道(112)可操作地连接到不同多个所述存储器芯片(118a、118b、218、318),所述方法包含:确定(602)所述多个通道(112)中的物理通道(112)的数目;确定(604)借以将数据写入到连接到单独通道(112)的存储器芯片(118a、118b、218、318)的第一通道组块大小;经由所述主机(106、350、551)将逻辑顺序数据分段(606)成第一通道组块大小段;及按第一通道组块大小单位将数据分条(608)到所述数据存储装置(100、302、501)的不同通道(112)。 |
地址 |
美国加利福尼亚州 |