发明名称 高次谐波处理电路以及使用了它的放大电路
摘要 本发明提供可实现电路的小型化的高频处理电路以及使用了它的放大电路。包括第1阻抗调整单元和第2阻抗调整单元。第1阻抗调整单元包括耦合分布常数线路(CT)。耦合分布常数线路(CT)是被输入放大用晶体管(S)的输出的线路,并且具有所述放大用晶体管(S)的输出中的基波的波长(λ)的1/4的长度。并且,第1阻抗调整单元将对于偶数次高次谐波的输入阻抗实质性地调整为无限大或者零中的一个。第1阻抗调整单元和第2阻抗调整单元将对于奇数次高次谐波的输入阻抗实质性地调整为无限大或者零中的另一个。
申请公布号 CN101517892B 申请公布日期 2012.04.18
申请号 CN200780035811.3 申请日期 2007.08.01
申请人 国立大学法人电气通信大学 发明人 石川亮;本城和彦
分类号 H03F3/60(2006.01)I;H01P5/18(2006.01)I;H01P1/212(2006.01)I;H03F3/24(2006.01)I;H01P5/02(2006.01)I 主分类号 H03F3/60(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 黄小临
主权项 一种高次谐波处理电路,该电路连接在放大器的输出端子和负载电阻之间,用于处理在所述放大器的输出端子上呈现的高次谐波,其特征在于,所述高次谐波处理电路包括第1阻抗调整单元和第2阻抗调整单元,所述第1阻抗调整单元包括耦合分布常数线路,所述耦合分布常数线路是被输入所述放大器的输出的线路,并且具有所述放大器的输出中的基波的波长(λ)的1/4的长度,并且,所述耦合分布常数线路通过将一条输入侧分布常数线路和一条输出侧分布常数线路进行耦合,从而成为在该耦合分布常数线路中能够处理偶数次高次谐波的结构,并且,所述第1阻抗调整单元的结构为,将对于偶数次高次谐波的输入阻抗实质性地调整为无限大或者零中的一个,所述第1阻抗调整单元和所述第2阻抗调整单元的结构为,将对于奇数次高次谐波的输入阻抗实质性地调整为无限大或者零中的另一个。
地址 日本东京都