发明名称 |
OLED显示器驱动电路和显像分析算法及其网络应用方法 |
摘要 |
本发明公开了一种OLED显示器驱动电路和显像分析算法及其网络应用方法,它包括驱动电流、第一控制电压、第二控制电压、第三控制电压、第一晶体管、第二晶体管、第三晶体管、第四晶体管、电容,当第一控制电压为高电平时,第一晶体管、第二晶体管和第四晶体管处于工作状态,驱动电流流经第一晶体管和第四晶体管,同时驱动电流流经第二晶体管并为电容充电;当第一控制电压为低电平时,第一晶体管和第二晶体管处于截止状态,驱动电流无效,第二控制电压为高电平,第三晶体管处于工作状态,第三控制电压与第四晶体管相导通并使第四晶体管处于饱和状态,电容放电。 |
申请公布号 |
CN102394048A |
申请公布日期 |
2012.03.28 |
申请号 |
CN201110389282.5 |
申请日期 |
2011.11.30 |
申请人 |
陈怡然 |
发明人 |
陈怡然 |
分类号 |
G09G3/32(2006.01)I;G09G3/00(2006.01)I |
主分类号 |
G09G3/32(2006.01)I |
代理机构 |
苏州创元专利商标事务所有限公司 32103 |
代理人 |
孙仿卫;李艳 |
主权项 |
一种OLED显示器驱动电路,其特征在于:它包括驱动电流(Idata)、第一控制电压(Vsel)、第二控制电压(Vctrl)、第三控制电压(Vdd)、第一晶体管(T1)、第二晶体管(T2)、第三晶体管(T3)、第四晶体管(T4)、电容(Cs),所述的第一晶体管(T1)、第二晶体管(T2)、第三晶体管(T3)、第四晶体管(T4)为TFT NMOS晶体管,当第一控制电压(Vsel)为高电平时,第一晶体管(T1)、第二晶体管(T2)和第四晶体管(T4)处于工作状态,驱动电流(Idata)流经第一晶体管(T1)和第四晶体管(T4),同时驱动电流(Idata)流经第二晶体管(T2)并为电容(Cs)充电,第二控制电压(Vctrl)为低电平,第三晶体管(T3)处于截止状态,第三控制电压(Vdd)与驱动电路断开;当第一控制电压(Vsel)为低电平时,第一晶体管(T1)和第二晶体管(T2)处于截止状态,驱动电流(Idata)无效,第二控制电压(Vctrl)为高电平,第三晶体管(T3)处于工作状态,第三控制电压(Vdd)与第四晶体管(T4)相导通并使第四晶体管(T4)处于饱和状态,电容(Cs)放电。 |
地址 |
100085 北京市海淀区上地信息路26号中关村创业大厦910室 |