发明名称 扩频时钟信号检测系统及方法
摘要 一种扩频时钟信号检测系统,包括一用于降低所述高速串行数据传输系统中EMI辐射的扩频时钟电路、一与所述扩频时钟电路相连用于接收所述扩频时钟信号的锁相环电路、一与所述锁相环电路相连的模数转换电路及一与所述模数转换电路相连的数字处理电路,所述锁相环电路根据所述扩频时钟信号产生一控制电压,所述模数转换电路通过采样方式对所述控制电压进行模数转换,所述数字处理电路对所述模数转换电路输出的信号进行处理,并根据所述模数转换电路输出的信号判断所述高速串行数据传输系统中是否存在所述扩频时钟信号。本发明还提供一种扩频时钟信号检测方法。本发明结构简单,且使用方便。
申请公布号 CN102361454A 申请公布日期 2012.02.22
申请号 CN201110315441.7 申请日期 2011.10.18
申请人 四川和芯微电子股份有限公司 发明人 张子澈;李磊
分类号 H03L7/113(2006.01)I 主分类号 H03L7/113(2006.01)I
代理机构 代理人
主权项 一种扩频时钟信号检测系统,用于检测一高速串行数据传输系统中是否存在一扩频时钟信号,其特征在于:所述扩频时钟信号检测系统包括一用于降低所述高速串行数据传输系统中EMI辐射的扩频时钟电路、一与所述扩频时钟电路相连用于接收所述扩频时钟信号的锁相环电路、一与所述锁相环电路相连的模数转换电路及一与所述模数转换电路相连的数字处理电路,所述锁相环电路根据所述扩频时钟信号产生一控制电压,所述模数转换电路通过采样方式对所述控制电压进行模数转换,所述数字处理电路对所述模数转换电路输出的信号进行处理,并根据所述模数转换电路输出的信号判断所述高速串行数据传输系统中是否存在所述扩频时钟信号。
地址 610041 四川省成都市高新区孵化园7号楼402室