发明名称 一种带隙电压基准源
摘要 本发明公开了一种带隙电压基准源,包括:偏置电路、启动电路和一阶基准电路,其特征在于,还包括,温度补偿电路和误差放大器电路,所述的温度补偿电路包括第三NPN管、第一NMOS管、第五电阻、第六电阻和第七电阻。本发明的带隙基准电压源通过将双极型器件的集电极电流和亚阈值区的MOS管漏电流加入到传统的一阶温度补偿带隙基准电路中,即通过温度补偿电路中的第三NPN管和第一NMOS管实现温度补偿,得到基准电压,使得输出基准电压具有较小的温度系数。
申请公布号 CN102354245A 申请公布日期 2012.02.15
申请号 CN201110222964.7 申请日期 2011.08.05
申请人 电子科技大学 发明人 周泽坤;王会影;石跃;蔡小祥;鲍小亮;王易;明鑫;张波
分类号 G05F1/567(2006.01)I 主分类号 G05F1/567(2006.01)I
代理机构 电子科技大学专利中心 51203 代理人 周永宏
主权项 一种带隙电压基准源,包括:偏置电路、启动电路和一阶基准电路,其特征在于,还包括,温度补偿电路和误差放大器电路,其中,所述的偏置电路为所述的带隙电压基准源提供偏置电压,所述的启动电路用于使一阶基准电路正常工作,所述一阶基准电路产生低温度系数的基准电压,所述的温度补偿电路用于对一阶基准电路进行温度补偿,所述误差放大器电路用于稳定一阶基准电路的工作点;所述一阶基准电路包括第一NPN管、第二NPN管、第一PMOS管、第二PMOS管、第一电阻、第二电阻、第三电阻和第四电阻;所述的温度补偿电路包括第三NPN管、第一NMOS管、第五电阻、第六电阻和第七电阻;所述的启动电路包括第四NPN管、第五NPN管、第六NPN管、第三PMOS管、第四PMOS管、第八电阻、第九电阻和第十电阻;具体连接关系如下:第一NPN管的基极与第二NPN管的基极、所述启动电路的第四NPN管的发射极相连,同时作为基准输出电压,第一NPN管和第二NPN管的集电极分别与第一电阻和第二电阻的一端相连,同时第一NPN管和第二NPN管的集电极分别与误差放大器电路的负向输入端和正向输入端相连,第一电阻和第二电阻的另一端与第二PMOS管的漏极相连,第二PMOS管的源极与外部电源相连,栅极与所述启动电路的第四PMOS管的栅极相连,第一PMOS管的源极与第二PMOS管的漏极相连,栅极连接于所述启动电路的第八电阻和第九电阻的之间,漏极与地相连,第一NPN管的发射极与第三电阻的一端相连,第三电阻的另一端通过第四电阻接地;第五电阻、第六电阻和第七电阻顺次相连于一阶基准电路中第一NPN管与第二NPN管的基极与地之间,第三NPN管的集电极与一阶基准电路中第二NPN管集电极相连,第三NPN管的基极与第六电阻和第七电阻有共同连接的那一端相连;第一NMOS管的漏极与第三NPN管QN6的集电极相连,栅极与第五电阻和第六电阻有共同连接的那一端相连,第三NPN管的发射极和第一NMOS管的源极相连,并与一阶基准电路中的第三电阻和第四电阻有共同连接的那一端相连;第五NPN管的基极与集电极短接,并与第六NPN管的发射极相连,第五NPN管的发射极与地相连,第六NPN管的基极与集电极短接,并分别连接于第四NPN管的基极和第四PMOS管管的漏极,第四PMOS管的栅极与偏置电路的一个输出端相连,同时连接于一阶基准电路的第二PMOS管的栅极,第八电阻、第九电阻和第十电阻顺次连接于第四NPN管的发射极与地之间,第四NPN管的集电极与第三PMOS管的漏极相连,第三PMOS管的栅极与漏极短接,第三PMOS管和第四PMOS管的源极与外部电源相连。
地址 611731 四川省成都市高新区(西区)西源大道2006号