发明名称 编码流解码装置
摘要 在编码流解码装置中,填充确认电路(16)确认缓冲器电路(11)存储了充分量的流。之后,控制电路(13)反复开始向解码电路(12)输出控制信号以指示可变长解码处理。通过该解码处理的反复进行,在缓冲器电路(11)的总消耗流量变为阈值设定电路(14)的阈值以上的情况下,无效化电路(15)生成“1”值的解码无效化信号并输出给控制电路(13)。控制电路(13)在接受解码无效化信号时,向解码电路(12)输出用于指示解码处理的停止的控制信号,并且解码电路(12)停止解码处理。因此,不需要较长的等待时间而检测出流的错误。
申请公布号 CN102349272A 申请公布日期 2012.02.08
申请号 CN200980157961.0 申请日期 2009.09.25
申请人 松下电器产业株式会社 发明人 森江太士;宫阪修二;蔵田和司;工藤洋介
分类号 H04L13/08(2006.01)I;G10L19/00(2006.01)I;H04L1/00(2006.01)I;H04L29/08(2006.01)I;H04N7/26(2006.01)I 主分类号 H04L13/08(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 汪惠民
主权项 一种编码流解码装置,其特征在于,具备:缓冲器单元,积蓄从外部输入的流;解码单元,对所述缓冲器单元中所积蓄的流执行可变长码解码处理;控制单元,生成用于控制所述解码单元的动作的控制信号并输出给所述解码单元;阈值设定单元,存储由所述解码单元所消耗的消耗流的阈值;无效化单元,基于所述阈值设定单元的阈值和由所述解码单元所消耗的消耗流量,产生解码无效化信号并输出给所述控制单元。
地址 日本大阪府