发明名称 存储器电路及应用所述存储器电路读取数据的方法
摘要 本发明提供了一种存储器电路的数据读取方法以及一种存储器电路的数据写入方法,其中,所述存储器电路中包括带ECC电路的控制电路以及多级分段的全局存储阵列。所述全局存储阵列分成组存储阵列和段存储阵列,段存储阵列中包括组存储阵列及组放大选通电路;全局存储阵列包括段存储阵列、段放大选通电路及全局放大电路。全局放大电路通过全局位线与段放大选通电路连接,段放大选通电路通过段位线与组放大选通电路连接,组放大选通电路通过组位线与组存储阵列中的存储单元连接,通过这种多级分段的方式,可以有效减小存储器面积。采用带ECC电路的控制电路,用以在读出数据后和写入数据前进行数据的检查和纠正,可以保证数据读写的准确率,有效提高芯片的成品率(芯片良率)。
申请公布号 CN102332295A 申请公布日期 2012.01.25
申请号 CN201110199816.8 申请日期 2011.07.15
申请人 北京兆易创新科技有限公司 发明人 刘奎伟
分类号 G11C7/18(2006.01)I;G11C11/4096(2006.01)I 主分类号 G11C7/18(2006.01)I
代理机构 北京润泽恒知识产权代理有限公司 11319 代理人 苏培华;赵娟
主权项 一种存储器电路的数据读取方法,其特征在于,所述存储器电路包括与控制电路连接的全局存储阵列,所述全局存储阵列包括:全局放大电路;至少一个段存储阵列,以及,与各段存储阵列连接的段放大电路及段选通电路;所述段存储阵列中包括至少一个组存储阵列,以及,与各组存储阵列连接的组放大电路及组选通电路;所述全局放大电路通过全局位线与段放大电路及段选通电路连接,并且,所述全局放大电路中具有与所述全局位线连接的内部位线;所述段放大电路及段选通电路通过段位线与组放大电路及组选通电路连接;所述组放大电路及组选通电路通过组位线与组存储阵列中的存储单元连接;所述控制电路包括读控制单元和ECC电路,所述读控制单元用于产生读控制信号,并依据所述读控制信号从全局存储阵列中读出数据,所述读控制信号包括字线打开/关闭信号、开启/关闭第一级放大器的控制信号(SA1)、开启/关闭组位线和段位线间选通电路的控制信号(CS 1)、开启/关闭第二级放大器的控制信号(SA2)、开启/关闭段位线和全局位线间选通电路的控制信号(CS2)、打开/关闭ECC电路的控制信号(ECC)、开启第三级放大器的控制信号(SA3);所述ECC电路,用于对读出的数据进行检查和纠正;所述数据读取方法包括:依据字线打开信号,打开需要读取的组存储阵列中的字线(WL),在组位线(zBL)和组位线反(zBL_B)之间形成组位线电压差(d_zbl);依据开启第一级放大器的控制信号(SA1),打开组放大电路,将所述组位线电压差(d_zbl)放大至预置电压值;依据开启组位线和段位线间选通电路的控制信号(CS1),打开组选通电路,选通所述组位线与段位线之间的连接,在段位线(dBL)和段位线反(dBL_B)之间形成段位线电压差(d_dbl);依据开启第二级放大器的控制信号(SA2),打开段放大电路,将段位线电压差(d_dbl)放大至预置电压值;依据关闭组位线和段位线间选通电路的控制信号(CS1),关闭组选通电路,切断所述组位线与段位线之间的连接;依据关闭第一级放大器的控制信号(SA1),关闭所述组放大电路;并依据控制电路产生的字线关闭信号关闭打开的字线(WL);依据开启段位线和全局位线间选通电路的控制信号(CS2),打开段选通电路,选通所述段位线与全局位线之间的连接,在全局位线(gBL)和全局位线反(gBL_B)之间形成全局位线电压差(d_gBL);同时,选通所述全局位线和内部位线之间的连接,在内部位线(sBL)和内部位线反(sBL_B)之间也形成内部位线电压差(d_sbl);依据开启第三级放大器的控制信号(SA3),打开全局放大电路,将内部位线电压差(d_sbl)放大;依据关闭段位线和全局位线间选通电路的控制信号(CS2),关闭段选通电路,切断所述段位线与全局位线之间的连接,以及,所述全局位线和内部位线之间的连接;依据关闭第二级放大器的控制信号(SA2),关闭段放大电路;在所述内部位线电压差(d_sbl)放大至预置电压值后,依据打开ECC电路控制信号(ECC),打开ECC电路对全局放大电路输出的数据进行检查和纠正,输出经检查和纠正后的数据。
地址 100084 北京海淀区清华科技园学研大厦B座301室