发明名称 利用斩波技术消除失调影响的带隙基准电路
摘要 本发明涉及一种利用斩波技术消除失调影响的带隙基准电路,其包括全差分调制器,第一输入端与第四电阻及第三三极管的发射极相连,第二输入端与第五电阻相连,且全差分调制器的第二输入端通过第六电阻与第四三极管的发射极相连;全差分调制器的输出端运算放大器的输入端相连,运算放大器的输出端与解调器的输入端相连,解调器的输出端与滤波器的输入端相连;第四电阻与滤波器的输出端相连,第五电阻与滤波器的输出端相连;第三三极管与第四三极管的基极端及集电极端均接同一参考电位。本发明降低现有运放失调电压和1/f噪声对输出电压的影响,并能够降低输出电压温度系数变化,降低了电路设计的复杂度,结构简单,安全可靠。
申请公布号 CN102323848A 申请公布日期 2012.01.18
申请号 CN201110212076.7 申请日期 2011.07.27
申请人 江苏物联网研究发展中心 发明人 黄卓磊;王玮冰
分类号 G05F3/30(2006.01)I 主分类号 G05F3/30(2006.01)I
代理机构 无锡市大为专利商标事务所 32104 代理人 曹祖良
主权项 一种利用斩波技术消除失调影响的带隙基准电路,其特征是:包括全差分调制器(106),所述全差分调制器(106)的第一输入端(116)与第四电阻(R4)及第三三极管(Q3)的发射极相连,全差分调制器(106)的第二输入端(117)与第五电阻(R5)相连,且全差分调制器(106)的第二输入端通过第六电阻(R6)与第四三极管(Q4)的发射极相连;全差分调制器(106)的输出端运算放大器(107)的输入端相连,运算放大器(107)的输出端与解调器(108)的输入端相连,解调器(108)的输出端与滤波器(109)的输入端相连;第四电阻(R4)对应于与第一输入端(116)相连的另一端与滤波器(109)的输出端相连,第五电阻(R5)对应于第二输入端(117)相连的另一端与滤波器(109)的输出端相连;第三三极管(Q3)与第四三极管(Q4)的基极端及集电极端均接同一参考电位。
地址 214135 江苏省无锡市新区菱湖大道200号中国传感网国际创新园C座