发明名称 Einheitliche Architektur für einen Folding-Analog-Digital-Wandler
摘要 Ein System, eine Vorrichtung und ein Verfahren für einen Folding-Analog-Digital-Wandler (ADC) werden beschrieben. Die grundsätzliche Architektur des Folding-ADC umfasst eine Anordnung (1 – N) kaskadierter Folding-Verstärkerstufen, eine verteilte Anordnung aus Fein-Komparatoren und einen Encoder. Jede Folding-Verstärkerstufe umfasst Folding-Verstärker, die dazu konfiguriert sind, Eingangssignale von einer vorhergehenden Stufe zu empfangen und Ausgangssignale für die nächste Stufe zu erzeugen. Die Ausgangssignale der Folding-Verstärker für eine gegebene Stufe werden von einer entsprechenden Komparatorstufe verglichen, die mehrere Komparatoren enthalten kann, sowie optional mit einem Interpolator gekoppelt. Die Ausgangssignale der Komparatoren aller Stufen werden gemeinsam von dem Encoder bewertet, welcher das Ausgangssignal des Folding-ADCs erzeugt. Anders als herkömmliche Folding-ADCs, welche Fein- und Grob-Kanäle benötigen, sieht der vorliegend beschriebene Folding-ADC eine Umwandlung ohne die Notwendigkeit eines Grob-Kanals vor. Der Encoder kann so ausgelegt werden, dass er eine rekursive Fehlerkorrektur unterstützt.
申请公布号 DE112009002259(T5) 申请公布日期 2012.01.12
申请号 DE200911002259T 申请日期 2009.09.18
申请人 NATIONAL SEMICONDUCTOR CORPORATION 发明人 TAFT, ROBERT CALLAGHAN
分类号 H03M1/12 主分类号 H03M1/12
代理机构 代理人
主权项
地址