发明名称 |
一种DEM算法的量化器电路及实现方法 |
摘要 |
本发明公开了一种DEM算法的量化器电路,包括:AD量化器、动态元素匹配部分、与所述动态元素匹配部分对应的DA量化器,还包括比较器和控制器,其中:所述比较器,用于判别所述AD量化器的输出值K与2N/n的大小关系,并通知所述控制器,其中,N为所述AD量化器和所述DA量化器中的比特bit数,n为大于等于2的整数;所述控制器,用于根据所述比较器比较结果,通过所述动态元素匹配部分向对应的DA量化器的反馈电容进行充放电运算。本发明的实施例中,在确保DEM算法可以正确的对量化器的非线性误差进行整形的基础上,有效降低了以往DEM算法中的大量重复单元的数量,降低结构复杂度,节省电路面积,降低成本。 |
申请公布号 |
CN101350622B |
申请公布日期 |
2012.01.11 |
申请号 |
CN200810211916.6 |
申请日期 |
2008.09.10 |
申请人 |
华为技术有限公司 |
发明人 |
赵海虹;李定;夏君;李波 |
分类号 |
H03M3/02(2006.01)I |
主分类号 |
H03M3/02(2006.01)I |
代理机构 |
北京挺立专利事务所 11265 |
代理人 |
叶树明 |
主权项 |
一种DEM算法的量化器电路实现方法,其特征在于,包括:比较器接收预设频率时钟的信号和倍频时钟的信号,判别AD量化器的输出值K与2N/n的大小关系,并通知控制器,当0≤K<2N/n,在预设频率时钟到来时,使用DEM算法选择K个量化器中的单元;当2N/n≤K<2N,在预设频率时钟到来时,量化器中的2N/n个单元全部被选中,当倍频时钟到来时,使用DEM算法选中K‑2N/n个单元;其中,N为所述AD量化器和DA量化器中的比特数,n为预设频率时钟的工作频率fs和倍频时钟的工作频率fother的取整比值,且所述n为大于等于2的整数;控制器根据所述比较器指示,通过动态元素匹配部分向对应的所述DA量化器的反馈电容进行充放电运算。 |
地址 |
518129 广东省深圳市龙岗区坂田华为总部办公楼 |