发明名称 具有可变分辨率的单级循环模数转换器中的电流降低
摘要 本公开涉及具有可变分辨率的单级循环模数转换器中的电流降低。一种适用于将模拟输入信号(VIN)转换成数字输出信号的转换器(200),包括用于接收模拟输入信号的模拟输入端(205),与模拟输入端耦接的冗余符号数(RSD)级(210、300),以及数字部(220)。RSD级被配置为在模拟输入端接收模拟输入信号,在第一时钟周期的第一半周期期间从模拟输入信号中于数字输出产生第一数量的位(D0、D1、D2),在第一时钟周期的第二半周期期间于模拟输入端提供模拟输入信号的残余反馈信号(VR),以及在第二时钟周期的第一半周期期间从残余反馈信号中于数字输出产生第二数量的位(D0、D1),第二数量的位小于第一数量的位。
申请公布号 CN102315850A 申请公布日期 2012.01.11
申请号 CN201110190207.6 申请日期 2011.07.08
申请人 飞思卡尔半导体公司 发明人 D·A·加里逖;B·布瑞斯韦尔;M·N·U·迦比尔
分类号 H03M1/40(2006.01)I 主分类号 H03M1/40(2006.01)I
代理机构 中国国际贸易促进委员会专利商标事务所 11038 代理人 申发振
主权项 一种适用于将模拟输入信号转换成数字输出信号的转换器,包括:用于接收所述模拟输入信号的模拟输入端;与所述模拟输入端耦接的冗余符号数RSD级,所述RSD级被配置为:在所述模拟输入端接收所述模拟输入信号;在第一时钟周期的第一半周期期间根据所述模拟输入信号于数字输出处产生第一数量的位;在所述第一时钟周期的第二半周期期间于模拟输入端提供所述模拟输入信号的残余反馈信号;以及在第二时钟周期的第一半周期期间根据所述残余反馈信号于所述数字输出处产生第二数量的位,所述第二数量的位小于所述第一数量的位;以及与所述数字输出耦接的数字部,所述数字部被配置为对所述第一数量的位和所述第二数量的位执行数字对准和校正以生成所述数字输出信号。
地址 美国得克萨斯