摘要 |
LVDS-Treiber, welcher derart ausgestaltet ist, dass er ein Eingangssignal (Vn+) entgegennimmt, welches zwischen Spannungspegeln 1 und 0 schaltet, wobei der Treiber umfasst: einen Pre-Emphasis-Block (405), um ein Pre-Emphasis-Signal (pre_em_plse) zu erzeugen, wobei das Pre-Emphasis-Signal (pre_em_plse) für eine Zeitperiode T1 nach jedem Schalten des Eingangssignals (Vn+) von 1 nach 0 oder von 0 nach 1 einen ersten Spannungspegel und für alle anderen Zeitpunkte einen zweiten Spannungspegel aufweist; ein differenzielles Ausgangspaar (OUT+, OUT–), um eine differenzielle Ausgangspannung (VOD) über einem Lastwiderstand (RL) zu erzeugen; eine Treiberschaltung (401), welche zwei parallele Zweige (A, B) umfasst, wobei jeder Zweig (A; B) mit einem Ausgang (OUT+; OUT–) des differenziellen Ausgangspaares (OUT+, OUT–) verbunden ist und jeder Zweig (A; B) derart ausgestaltet ist, dass er das Pro-Emphasis-Signal (pre_em_plse) entgegennimmt, wobei der LVDS-Treiber derart ausgestaltet ist, dass der Gesamtstrom, welcher durch die Treiberschaltung (401) fließt, konstant ist, und dass während der Zeitperiode...
|