发明名称 |
控制数据的处理方法及装置 |
摘要 |
本发明公开了一种控制数据的处理方法,包括对锁相环路中位数高于DAC器件位数的控制数据进行划分,划分为位数与所述DAC器件位数相等的高位控制数据、低位控制数据,计算所述高位控制数据值加一给定值后对应的脉冲部分、高位控制数据值对应的非脉冲部分在PWM信号周期中分别所占时间长度,并发送所述PWM信号到所述DAC器件进行处理。本发明还公开了一种控制数据处理装置。采用本发明,可实现采用PWM功能以低位数的DAC器件实现高位数DAC器件的功能,降低成本,且简单易行。 |
申请公布号 |
CN101202616B |
申请公布日期 |
2011.12.28 |
申请号 |
CN200710032457.0 |
申请日期 |
2007.12.14 |
申请人 |
华为技术有限公司 |
发明人 |
储育红 |
分类号 |
H04L7/033(2006.01)I |
主分类号 |
H04L7/033(2006.01)I |
代理机构 |
广州三环专利代理有限公司 44202 |
代理人 |
郝传鑫;熊贤卿 |
主权项 |
1.一种控制数据的处理方法,其特征在于,包括:获得锁相环路中位数高于数模转换器位数的控制数据;将所述控制数据划分为位数与所述数模转换器位数相等的高位控制数据、以及位数与所述控制数据超出所述数模转换器的位数相等的低位控制数据;判断所述低位控制数据值是否为0;若是,则向所述数模转换器发送所述高位控制数据进行处理,得到所述锁相环路中振荡器控制信号;否则计算所述高位控制数据值加一给定值后对应的脉冲部分、高位控制数据值对应的非脉冲部分在脉宽调制信号周期中分别所占时间长度,具体包括:引入所述脉宽调制信号周期T、低位控制数据位数n<sub>1</sub>、低位控制数据值为N;计算所述高位控制数据值加1后对应的脉冲部分在脉宽调制信号周期中所占时间长度<img file="FDA0000095849100000011.GIF" wi="319" he="99" />计算所述高位控制数据值对应的非脉冲部分在脉宽调制信号周期中所占时间长度T<sub>2</sub>:T<sub>2</sub>=T-T<sub>1</sub>;发送所述脉宽调制信号到所述数模转换器进行处理,得到所述锁相环路中振荡器控制信号。 |
地址 |
518129 广东省深圳市龙岗区坂田华为总部办公楼 |