发明名称 非对称结型场效应晶体管及其制造方法
摘要 一种半导体衬底中的结型场效应晶体管(JFET),其包括源极区域、漏极区域、沟道区域、上栅极区域和下栅极区域。下栅极区域电连接至上栅极区域。上栅极区域和下栅极区域对流过沟道区域的电流进行控制。通过执行将源极区域的厚度扩展至大于漏极区域的厚度的深度的离子注入步骤,形成非对称JFET。源极区域的深度相对于漏极区域的深度的扩展减小了少数电荷载流子行进通过沟道区域的长度、降低了JFET的导通电阻并且增加了JFET的导通电流,从而在不减小可允许的Vds或动态增加Voff/Vpinch的情况下增强了JFET的整体性能。
申请公布号 CN102301484A 申请公布日期 2011.12.28
申请号 CN201080006267.1 申请日期 2010.01.27
申请人 国际商业机器公司 发明人 R·M·拉塞尔;F·G·安德森;M·J·齐拉克;D·科林斯;R·费尔普斯
分类号 H01L29/808(2006.01)I;H01L21/337(2006.01)I;H01L29/10(2006.01)I;H01L29/08(2006.01)I;H01L29/06(2006.01)I 主分类号 H01L29/808(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 吴立明
主权项 一种半导体结构,包括:主体层,包括半导体材料并且具有第一导电类型的掺杂,并且位于半导体衬底中;源极区域,包括所述半导体材料并且具有所述第一导电类型的掺杂,并且横向地邻接所述主体层;漏极区域,包括所述半导体材料并且具有所述第一导电类型的掺杂,并且横向地邻接所述主体层;上栅极区域,包括所述半导体材料并且具有第二导电类型的掺杂,并且垂直地邻接所述主体层的顶部表面,其中所述第二导电类型与所述第一导电类型相反,以及下栅极区域,包括所述半导体材料并且具有所述第二导电类型的掺杂,并且垂直地邻接所述主体层的底部表面以及横向地邻接所述主体层的侧壁并且邻接所述上栅极区域,其中所述源极区域和所述漏极区域具有基本上共面的顶部表面,并且其中所述源极区域的底部表面位于所述漏极区域的最底部表面的水平面之下。
地址 美国纽约