发明名称 一种爆破音消除电路
摘要 本发明提出了一种爆破音消除电路,用于音频数模转换器在输出节点上下电阶段的爆破音消除,包括4个电阻、3个PMOS管、2个NMOS管、比较器、上拉电流源、下拉电流源和控制逻辑模块;上下拉电流源对输出节点缓慢充电或提供放电通路,可有效消除输出节点上下电阶段的爆破音,电流源结构以及反馈控制保证了输出节点电压上升速度和下降速度可调;本发明的特点是:可广泛运用在单比特和多比特音频数模转换器或音频数模转换器后端的功率放大器中,可以有效消除由于音频数模转换器输出节点突然上电或下电所带来的爆破音,输出节点电压上升下降时间均可控,不需要复杂的控制逻辑,功耗较小。
申请公布号 CN102291645A 申请公布日期 2011.12.21
申请号 CN201110182449.0 申请日期 2011.06.29
申请人 北京时代民芯科技有限公司;中国航天科技集团公司第九研究院第七七二研究所 发明人 王宗民;周亮;刘蒲霞;丁洋;董长征;秦坤
分类号 H04R3/00(2006.01)I 主分类号 H04R3/00(2006.01)I
代理机构 中国航天科技专利中心 11009 代理人 安丽
主权项 一种爆破音消除电路,其特征在于:包括电阻R1、电阻R2、电阻R7、电阻R8、PMOS管M1、PMOS管M12、PMOS管M9、NMOS管M10、NMOS管M11、比较器COMP、上拉电流源、下拉电流源和控制逻辑模块;所述控制逻辑模块包括两个输入端:第一输入端in1和第二输入端in2;包括四个输出端:第一输出端rc、第二输出端rr、第三输出端ra和第四输出端rd;第一输出端rc为一个两输入与门的输出,与门的两个输入端分别连接第一输入端in1经过反相器之后的输出和第二输入端in2经过反相器之后的输出;第二输出端rr为第一输入端in1经过缓冲器的输出;第三输出端ra为第一输入端in1和第二输入端in2经过或运算的输出;第四输出端rd为第一输入端in1经过反相器之后和第二输入端in2经过与运算得到的输出;PMOS管M12的栅极、NMOS管M10的栅极和控制逻辑模块的第二输出端rr连接在一起;PMOS管M1的栅极和第三输出端ra连接在一起;PMOS管M1的源极、PMOS管M12的源极与供电电源连接;电阻R1的一端与PMOS管M1的漏极连接,另一端与比较器COMP的负输入端连接的同时,还通过电阻R2接地;电阻R7的一端与PMOS管M12的漏极连接,另一端与NMOS管M11的源极连接的同时,还通过电阻R8接地;NMOS管M11的栅极连接控制逻辑模块的第四输出端rd,漏极连接到比较器COMP的正输入端,且所述爆破音消除电路的输出从NMOS管M11的漏极引出;比较器COMP的输出端连接到控制逻辑模块的第二输入端in2,比较器COMP的使能端en连接到控制逻辑模块的第一输出端rc;PMOS管M9的源极连接上拉电流源,栅极连接控制逻辑模块的第三输出端ra,漏极连接比较器COMP的正输入端的同时,还与NMOS管M10的漏极连接在一起,NMOS管M10的源极通过下拉电流源接地。
地址 100076 北京市丰台区东高地四营门北路2号