发明名称 对精简标准单元库进行优化的方法
摘要 本发明公开了一种对精简标准单元库进行优化的方法,该方法包括:选择实现所需电路功能的基本单元,该基本单元至少包括反相器、缓冲器、基本门单元、混合门单元、运算单元和时序单元;在精简标准单元库中增加延迟单元、上拉/下拉单元、填充单元、电容填充单元、衬底链接以及天线效应抑制单元;采用逻辑分解方式选择多输入逻辑;以及采用驱动分解方式实现多驱动能力。本发明在电路的性能和实现复杂度上面做折中,减少了版图图形形状的个数,有利于光刻友好,使可分辨率增强,提高了电路的可制造性和实现的高效性,又在一定程度上保证了电路的性能。
申请公布号 CN102279899A 申请公布日期 2011.12.14
申请号 CN201110082736.4 申请日期 2011.04.01
申请人 中国科学院微电子研究所 发明人 罗海燕;陈岚;尹明会;赵劼
分类号 G06F17/50(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 周国城
主权项 一种对精简标准单元库进行优化的方法,其特征在于,该方法包括:选择实现所需电路功能的基本单元,该基本单元至少包括反相器、缓冲器、基本门单元、混合门单元、运算单元和时序单元;在精简标准单元库中增加延迟单元、上拉/下拉单元、填充单元、电容填充单元、衬底链接以及天线效应抑制单元;采用逻辑分解方式选择多输入逻辑;以及采用驱动分解方式实现多驱动能力。
地址 100029 北京市朝阳区北土城西路3号