发明名称 集成电路和电子器件
摘要 公开了一种用于在数据通信总线(220)(例如I2C总线)上进行通信的IC(100),该总线包括第一导线对,第一导线对包括数据信号导线(SDA)和同步信号导线(SCL)。该IC包括一组用于定义该集成电路(100)的总线地址的地址引脚(106a-c),每个地址引脚被布置成耦接至一组导线中的一根导线,该组导线包括第一导线对和第二导线对,第二导线对包括用于承载固定高电势(Vdd)的导线和用于承载固定低电势(GND)的导线。该IC(100)还包括分别用于耦接至数据信号导线(SDA)和同步信号导线(SCL)的第一其他引脚和第二其他引脚(102,104)并包括总线地址解码器(110),总线地址解码器(110)针对每个地址引脚包括用于区分第一导线对和第二导线对的第一装置(118)以及用于区分属于同一导线对的导线的第二装置(112,116)。本发明的IC(100)提供了能够在增强寻址方案中对地址进行解码的地址解码器(110)的面积效率的实现。另外,公开了一种包括数据通信总线(220)以及耦接至该数据通信总线(220)的IC(100)的电子器件(200)。
申请公布号 CN101617301B 申请公布日期 2011.12.14
申请号 CN200880005410.8 申请日期 2008.02.13
申请人 NXP股份有限公司 发明人 米哈伊·维特内斯库
分类号 G06F13/42(2006.01)I 主分类号 G06F13/42(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 王波波
主权项 一种用于在数据通信总线(220)上进行通信的集成电路(100),该数据通信总线(220)包括第一导线对,第一导线对包括数据信号导线(SDA)和同步信号导线(SCL),所述集成电路包括:地址引脚(106a‑c)的组(106),其用于定义所述集成电路(100)的总线地址,每个地址引脚均被布置成耦接至一个导线组中的一根导线,所述导线组包括第一导线对和第二导线对,第二导线对包括用于承载固定高电势(Vdd)的导线和用于承载固定低电势(GND)的导线;第一其他引脚和第二其他引脚(102,104),分别耦接至所述数据信号导线(SDA)和所述同步信号导线(SCL)以及总线地址解码器(110),对于每个地址引脚,所述总线地址解码器(110)包括:第一装置,其用于区分第一导线对和第二导线对;第二装置,其用于区分属于同一导线对中的导线。
地址 荷兰艾恩德霍芬