发明名称 时分同步码分多址数字直放站的检波同步方法
摘要 本发明涉及一种时分同步码分多址数字直放站的检波同步方法,具体包括如下步骤:a、将经信号处理得到的基带I/Q信号进行基带检波处理,通过检测基带信号功率,得到检波信号;b、对检波信号进行消抖滤波,滤除信号的抖动;c、滤波后的信号根据下行同步码的包络特征进行下行同步搜索判别,判别后输出下行同步指示信号;d、根据下行同步指示信号产生相应的下行同步控制信号。本发明实现过程非常简单,且方便以软件的方式实现,便于规模化生产,从而可降低生产成本,方便技术改造。
申请公布号 CN1897478B 申请公布日期 2011.12.07
申请号 CN200610036071.2 申请日期 2006.06.23
申请人 京信通信技术(广州)有限公司 发明人 赖文强;金淮东
分类号 H04B7/005(2006.01)I;H04B7/26(2006.01)I 主分类号 H04B7/005(2006.01)I
代理机构 广州三环专利代理有限公司 44202 代理人 刘延喜
主权项 一种时分同步码分多址数字直放站的检波同步方法,其特征在于包括如下步骤:a、将经信号处理得到的基带I/Q信号进行基带检波处理,通过检测基带信号功率,将之与功率门限比较,以该比较结果为检波信号;具体而言,步骤a包括以下子步骤:a1、计算基带I/Q信号的实时功率I*I+Q*Q;a2、将a1计算结果循环与功率门限比较,并以高、低电平输出其大于或小于两种不同状态的比较结果;a3、将该比较结果作为检波信号;b、对检波信号进行消抖滤波,滤除信号的抖动;c、滤波后的信号根据下行同步码的包络特征进行下行同步搜索判别,下行同步搜索判别时,下行同步码包络长度下面的零功率区判决时间宽度为32chip‑72chip,下行同步码的包络时间宽度判决条件是32chip‑60chip,下行同步码后面的零功率区时间宽度判决条件为大于或等于1chip,判别后输出下行同步指示信号;cd、在连续的一段验证时间内比较若干相邻的下行同步指示信号,如相邻两个下行同步指示信号的时间间距等于一个子帧的长度,则认为是正确的,此时输出包括正确标志及同步控制信息的验证信号;根据下行同步指示信号产生相应的下行同步控制信号;d、首先判断验证信号中是否具有正确标志,若有则据同步控制信息生成同步控制信号用以同步控制。
地址 510730 广东省广州市广州经济技术开发区金碧路6号