发明名称 |
一种串行和解串行的方法及装置 |
摘要 |
本发明公开了一种串行和解串行的方法,包括:以通道数N为变量设置对串行数据进行编码的帧格式;本地接收端根据已设置的帧格式将接收到的串行数据定位出帧头,并将串行数据转换成N位并行数据;根据已设置的帧格式解析并行数据得到链路状态,并输出N位并行数据;本地发送端将本地并行数据按设置的帧格式进行编码,根据本地接收端解析所得的链路状态输出对应帧格式的并行数据;将并行数据转换成串行数据,并利用倍频后的高速时钟输出串行数据。本发明还同时公开了一种串行和解串行的装置,运用该方法和装置使得单片SERDES功能的芯片可用于不同通道数的并行信号与串行信号的相互转换,降低用户的消费成本。 |
申请公布号 |
CN101706763B |
申请公布日期 |
2011.11.30 |
申请号 |
CN200910221571.7 |
申请日期 |
2009.11.20 |
申请人 |
中兴通讯股份有限公司 |
发明人 |
方小平;翟基海 |
分类号 |
G06F13/42(2006.01)I |
主分类号 |
G06F13/42(2006.01)I |
代理机构 |
北京派特恩知识产权代理事务所(普通合伙) 11270 |
代理人 |
蒋雅洁;王黎延 |
主权项 |
一种串行和解串行的方法,其特征在于,该方法包括:以通道数N为变量设置对串行数据进行编码的帧格式;本地接收端根据已设置的帧格式将接收到的串行数据定位出帧头,并将串行数据转换成N位并行数据;根据已设置的帧格式解析并行数据得到链路状态,并输出N位并行数据;本地发送端将本地并行数据按设置的帧格式进行编码,根据本地接收端解析所得的链路状态输出对应帧格式的并行数据;将并行数据转换成串行数据,并利用倍频后的高速时钟输出串行数据。 |
地址 |
518057 广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法务部 |