发明名称 可承受高电压的输出缓冲器
摘要 本发明提供了一种可承受高电压的输出缓冲器,包括输入模块、上拉模块、下拉模块、使能控制模块和限压模块,输入模块的输入端连接输入信号和输出使能信号,限压模块与一反相器相连,反相器的输出信号控制限压模块的导通,反相器的输入信号为输出使能信号的非,本发明有效地提高了标准输入输出电路作为开漏电路时输出波形的性能,同时降低了限压晶体管上所承受的最大电压,提高了电路的可靠性,从而保证了整个电路的稳定运行。
申请公布号 CN101753129B 申请公布日期 2011.11.30
申请号 CN200810203803.1 申请日期 2008.12.01
申请人 中芯国际集成电路制造(上海)有限公司 发明人 俞大立;郭之光;程惠娟;陈先敏;陈捷
分类号 H03K19/0175(2006.01)I;H03K19/0185(2006.01)I 主分类号 H03K19/0175(2006.01)I
代理机构 上海思微知识产权代理事务所(普通合伙) 31237 代理人 屈蘅;李时云
主权项 一种可承受高电压的输出缓冲器,包括:输入模块,输入端连接输入信号和输出使能信号;上拉模块,接收所述输入模块的第一输出信号,在第一电压和输出点之间根据接收的信号提供一高阻抗或低阻抗电路,所述上拉模块包括第一晶体管和第二晶体管,所述第一晶体管的栅极和所述与非门的输出端相连,所述第一晶体管的漏极和所述第二晶体管的源极相连;下拉模块,接收所述输入模块的第二输出信号,在接地端和所述输出点之间根据接收的信号提供一低阻抗或高阻抗电路,所述下拉模块包括第三晶体管和第四晶体管,所述第四晶体管的栅极和所述或非门的输出端相连,所述第三晶体管的栅极和第一电压源相连;所述第三晶体管的源极和所述第四晶体管的漏极相连,所述第三晶体管的漏极和所述第二晶体管的漏极相连;使能控制模块,接收输出使能信号,输出端和所述上拉模块相连,在所述上拉模块为高阻抗电路时,控制所述上拉模块的导通,所述使能控制模块包括第五晶体管和第六晶体管,所述第六晶体管的栅极和输出使能信号相连,所述第五晶体管的栅极和第三晶体管的栅极相连;所述第五晶体管的漏极和所述第二晶体管的栅极相连,所述第五晶体管的源极和所述第六晶体管的漏极相连;限压模块,接收所述输出点的信号,输出端和所述上拉模块相连,在所述上拉模块为高阻抗电路时,控制所述上拉模块的导通;所述缓冲器的特征在于:所述限压模块与一反相器相连,所述反相器的输出信号控制所述限压模块的导通,所述反相器的输入信号为输出使能信号的非。
地址 201203 上海市张江路18号