发明名称 具有高视频捕获速率的CMOS技术中的图像传感器
摘要 具有高视频捕获速率的CMOS技术中的图像传感器。时间延迟积分图像传感器包括:以行和列组织的光敏像素(Px)矩阵,与控制和加法装置(18)相关联以在存储单元行中存储若干行像素的累加亮度电平的第一存储单元矩阵(16a)。第一存储单元矩阵(16a)配备有控制和加法装置,以在其行中存储像素矩阵的前一半行的累加亮度电平。该传感器包括与控制和加法装置相关联的第二存储单元矩阵(16b),用于在第二存储单元矩阵的行中存储像素矩阵的后一半的行的累加亮度电平。提供装置(20),用于将在第一存储单元矩阵的行中累加的电平与在第二存储单元矩阵的对应行中累加的电平相加。
申请公布号 CN102256070A 申请公布日期 2011.11.23
申请号 CN201110219845.6 申请日期 2011.05.17
申请人 原子能和代替能源委员会 发明人 伊冯·卡佐克斯;贝努瓦·吉法德
分类号 H04N5/374(2011.01)I;H04N5/378(2011.01)I;H04N5/359(2011.01)I 主分类号 H04N5/374(2011.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 邸万奎
主权项 一种时间延迟积分(TDI)图像传感器,包括:以行和列组织的光敏像素(Px)矩阵;用于每一列的第一模数转换器(ADC),通过列总线连接至该列的若干像素的输出;第一存储单元矩阵(16a),被连接用来接收第一转换器的输出;以及控制电路(18),配置为组织在列总线上读取像素和在第一存储单元矩阵中写入第一转换器的输出,以便将若干行像素的累加亮度电平存储在存储单元行中;其特征在于,第一存储单元矩阵(16a)用控制电路配置为存储像素矩阵的第一部分的行的累加亮度电平;并且所述传感器包括:用于每一列的第二模数转换器(ADC),经由列总线接收该列的、属于像素矩阵的第二部分的像素的输出,该第二部分不同于第一部分;第二存储单元矩阵(16b),被连接用来接收第二转换器的输出;所述控制电路进一步配置为组织像素矩阵的第二部分的行的累加亮度电平在第二存储单元矩阵的行中的存储;和加法器(20),被连接用来对在第一存储单元矩阵的行中累加的电平和在第二存储单元矩阵的对应行中累加的电平求和。
地址 法国巴黎