发明名称 驱动器、n位驱动器系统与运算放大器缓冲器
摘要 本发明揭露了一种驱动器、n位驱动器系统与运算放大器缓冲器。驱动器利用运算放大器的终端的选择性偏压,来减少运算放大器输出的偏移。每一运算放大器输入包含晶体管差动输入对,此晶体管差动输入对包含一NMOS晶体管和一PMOS晶体管。在输入电压范围的低端和高端处,这些晶体管是选择性的或分别的耦合至一标准输入或将启动的偏压,以有助于抵消偏差补偿(offset compensation)。对于介于电压范围低端和高端间的输入电压,这些晶体管是以传统方式加以偏压。
申请公布号 CN102243837A 申请公布日期 2011.11.16
申请号 CN201110125741.9 申请日期 2011.05.12
申请人 台湾积体电路制造股份有限公司 发明人 彭永州;周文昇;张清河;陈万得
分类号 G09G3/20(2006.01)I;G09G3/36(2006.01)I 主分类号 G09G3/20(2006.01)I
代理机构 北京律诚同业知识产权代理有限公司 11006 代理人 徐金国
主权项 一种驱动器,其特征在于,包含:一数字模拟转换器,具有一数字输入和一模拟输出,其中该数字输入代表介于一第一模拟电压准位和一第二模拟电压准位之间的一输入电压;一运算放大器,具有一输出、一第一输入与一第二输入,该第一输入具有一第一晶体管差动输入对,该第一晶体管差动输入对包含一第一NMOS晶体管和一第一PMOS晶体管,而该第二输入具有一第二晶体管差动输入对,该第二晶体管差动输入对包含一第二NMOS晶体管和一第二PMOS晶体管;一开关逻辑,用以减少该运算放大器中的偏移,可操作该开关逻辑以选择性地:将该第一NMOS晶体管与该第一PMOS晶体管耦合至该数字模拟转换器的该模拟输出,以及将该第二NMOS晶体管与该第二PMOS晶体管耦合至该运算放大器的该输出,当该输入电压介于一低参考电压和一高参考电压之间时;将该第一NMOS晶体管和该第二NMOS晶体管耦合至一中介电压,该中介电压介于该低参考电压与该高参考电压之间,以及将该第一PMOS晶体管耦合至该数字模拟转换器的该模拟输出,并将该第二PMOS晶体管耦合至该运算放大器的该输出,当输入电压低于该低参考电压时;以及将该第一PMOS晶体管与该第二PMOS晶体管耦合至该中介电压,以及将该第一NMOS晶体管耦合至该数字模拟转换器的该模拟输出,并将该第二NMOS晶体管耦合至该运算放大器的该输出,当该输入电压高于该高参考电压时;该低参考电压等于该第一NMOS晶体管和该第二NMOS晶体管的临界电压,而该高参考电压等于该第二模拟电压准位与该第一PMOS晶体管和该第二PMOS晶体管的临界电压之间的差异;该中介电压是足够用来完全开启该第一与第二NMOS晶体管和第一与第二PMOS晶体管;以及该中介电压介于该第一模拟电压准位与该第二模拟电压准位之间的一共模电压。
地址 中国台湾300新竹市新竹科学工业园区力行六路八号