发明名称 一种适用于PIE编码的解码器
摘要 一种适用于PIE编码的解码器,涉及射频识别(RFID)技术领域。本发明包括Cnt_RTcal计数器、Cnt_even计数器、Cnt_odd计数器、Cnt_ctrl计数器、Mux多路选择器、比较器和三个D触发器。Cnt_RTcal计数器对前向链路校准码RTcal的时长进行计数,Cnt_ctrl计数器对标签所接收到的PIE编码数据帧中下降沿的个数进行计数。Cnt_ctrl计数器的计数输出Cnt_ctrl控制Cnt_odd计数器和Cnt_even计数器分别对PIE编码信号的两个相邻下降沿之间的信号宽度进行交替计数。本发明能克服接收时钟的抖动和频率随温度、电压等漂移的影响,保证PIE编码的稳定同步接收,降低PIE编码处理电路的功耗,具有体积小、经济、简便的特点。
申请公布号 CN101739541B 申请公布日期 2011.11.09
申请号 CN200810226289.3 申请日期 2008.11.12
申请人 北京同方微电子有限公司 发明人 马长明;吴行军;郝先人
分类号 G06K7/00(2006.01)I;H03M5/08(2006.01)I 主分类号 G06K7/00(2006.01)I
代理机构 代理人
主权项 一种适用于PIE编码的解码器,其特征在于,所述它包括Cnt_RTcal计数器、Cnt_even计数器、Cnt_odd计数器、Cnt_ctrl计数器、Mux多路选择器、比较器和三个D触发器,计数使能信号Is_RTcal连接到Cnt_RTcal计数器的输入端,帧结束信号Frame_rst和复位信号Por都分别连接到Cnt_RTcal计数器和与门一、与门二的输入端,PIE编码数据输入Rx分别连接到Cnt_RTcal计数器的输入端、Cnt_ctrl计数器的时钟输入端和D触发器二的数据输入端D,时钟Clk分别连接到Cnt_RTcal计数器、Cnt_even计数器和Cnt_odd计数器的输入端以及D触发器二和D触发器一的时钟输入端,Cnt_RTcal计数器输出值的一半连接到比较器的一个输入端,Cnt_ctrl计数器的输出端Q输出Cnt_ctrl分别连接到Mux多路选择器的选择控制端以及与门二和Cnt_odd计数器的输入端,D触发器二的输出端Q输出的同步信号Clk_bit分别连接到D触发器一的数据输入端D和D触发器三的时钟输入端,D触发器一的输出端Q输出的Rx_d分别连接到与门一和与门二的输入端,Cnt_ctrl计数器的输出端QB分别连接到Cnt_ctrl计数器的数据输入端D以及与门一和Cnt_even计数器的输入端,与门一的输出端Cnt_even_rst连接到Cnt_even计数器的输入端,与门二的输出端Cnt_odd_rst连接到Cnt_odd计数器的输入端,Cnt_even计数器和Cnt_odd计数器的输出分别连接到Mux多路选择器的输入端,Mux多路选择器的的输出连接到比较器的另一个输入端,比较器的输出连接到D触发器三的数据输入端D,D触发器三的输出端Q输出为PIE编码的解码输出信号Rx_bit,解码输出信号Rx_bit和同步信号Clk_bit同步,所述Cnt_RTcal计数器对前向链路读卡器到标签校准码RTcal的时长进行计数,Cnt_ctrl计数器对标签所接收到的PIE编码数据帧中下降沿的个数进行计数,Cnt_ctrl计数器的计数输出Cnt_ctrl控制Cnt_odd计数器和Cnt_even计数器分别对PIE编码信号的两个相邻下降沿之间的信号宽度进行交替计数,两次计数均提前所解PIE编码比特一个PIE编码的下脉冲PW脉宽的时间。
地址 100083 北京市海淀区同方科技广场A座2901