发明名称 时间交错式时脉数据恢复装置及方法
摘要 一种采用时间交错式计划的时脉数据恢复(CDR)电路,该电路包含:一时间交错式相位检测器,接收一输入信号和复数个时脉信号,并输出一数据信号与复数个相位信号,其中该输入信号的数据速率(data rate)是快于该复数个时脉信号的频率;一频率控制电路,耦接到该时间交错式相位检测器,用以接收该复数个时脉信号,并产生一控制信号;以及一控制振荡器,耦接到该确定电路,受该控制信号的控制以产生复数个时脉信号。
申请公布号 CN101388665B 申请公布日期 2011.11.09
申请号 CN200810160874.8 申请日期 2008.09.12
申请人 瑞昱半导体股份有限公司 发明人 林嘉亮
分类号 H03L7/085(2006.01)I;H03L7/089(2006.01)I;H03M5/14(2006.01)N 主分类号 H03L7/085(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 蒲迈文
主权项 一种时间交错式时脉数据恢复电路,其中该电路包含:一时间交错式相位检测器,用以接收一输入信号与复数个时脉信号,并用以依据该复数个时脉信号以检测出该输入信号的不同数据转换点,以输出M比特数据与N个相位信号,其中M与N为大于1的整数;一频率控制电路,耦接到该时间交错式相位检测器,用以接收该N个相位信号,并依据该N个相位信号产生一控制信号;以及一控制振荡器,耦接到该频率控制电路,受该控制信号的控制以产生该复数个时脉信号,其中该时间交错式相位检测器电路更包含:复数个采样数据触发器,用以接收该复数个时脉信号以及该输入信号,并根据该复数个时脉信号来采样该输入信号,以产生复数个第一数字信号;复数个同步数据触发器,用以接收该复数个第一数字信号,并输出复数个第二数字信号及该M比特数据;以及复数个相位检测逻辑电路,用以接收该复数个第二数字信号与该M比特数据,并输出该N个相位信号。
地址 中国台湾新竹科学园区