发明名称 |
一种FIFO存储器控制电路的控制方法 |
摘要 |
本发明揭示了一种FIFO存储器控制电路的控制方法,该控制电路包括写信号生成单元,读信号生成单元,控制信号生成单元及存储体,调试信号生成单元以及调试信号生成单元的读地址和读信号生成单元的读地址的二选一多路选择器;芯片开始工作后,经判断需要进行FIFO的在线调试,则读信号生成单元停止对FIFO存储体的读操作,转而进行FIFO的在线调试操作;本发明可以在芯片运行过程中随时读取FIFO存储体中的数据,大大提高数字集成电路芯片的调试效率,降低芯片的维护成本。 |
申请公布号 |
CN101706711B |
申请公布日期 |
2011.11.02 |
申请号 |
CN200910224177.9 |
申请日期 |
2009.11.26 |
申请人 |
盛科网络(苏州)有限公司 |
发明人 |
洪苗;许俊;徐昌发;龚源泉;贾复山 |
分类号 |
G06F5/10(2006.01)I |
主分类号 |
G06F5/10(2006.01)I |
代理机构 |
北京华夏博通专利事务所 11264 |
代理人 |
安纪平;刘洪京 |
主权项 |
一种FIFO存储器控制电路的控制方法,所述FIFO存储器控制电路包括写信号生成单元,读信号生成单元,控制信号生成单元及存储体,以及调试信号生成单元和多路选择器;其特征在于:所述FIFO存储器控制电路的控制方法包括如下步骤:1)在芯片开始运行后,根据芯片的工作情况判断是否要进行FIFO的在线调试;如果需要,读信号生成单元停止对FIFO存储体的读操作;2)外部调试电路发出调试读请求和调试读地址信号至调试信号生成单元;调试信号生成单元将调试读请求转化为调试读使能,并将该调试读使能及调试读地址信号送入多路选择器;3)多路选择器从读信号生成单元的读地址和调试读地址中选出调试读地址送至FIFO存储体,存储体将产生的调试读应答信号传送给调试信号生成单元;4)调试信号生成单元将调试读应答及调试读数据送到外部调试电路后,转入步骤1)。 |
地址 |
215021 江苏省苏州市工业园区星汉街5号B幢4楼13/16单元 |