发明名称 一种功率和驻波比检测的装置及方法
摘要 本发明提供一种功率和驻波比检测的装置,所述装置具体包括:前向功率检测链路、DPD反馈链路以及反向功率检测链路,所述前向功率检测链路和DPD反馈链路是同一条链路。本发明还提供一种功率和驻波比检测的方法,该方法中无论是功率检测,还是驻波比检测,都采用先定标的方式,再进行检测,提高了检测精度,避免了烦琐的手动调式,减少了人为误差。
申请公布号 CN102215074A 申请公布日期 2011.10.12
申请号 CN201110149677.8 申请日期 2011.06.03
申请人 京信通信系统(中国)有限公司 发明人 朱加强;刘志;付敏;陈建国
分类号 H04B17/00(2006.01)I 主分类号 H04B17/00(2006.01)I
代理机构 广州市华学知识产权代理有限公司 44245 代理人 杨晓松
主权项 一种功率和驻波比检测的装置,其特征在于,所述装置具体包括第一模数转换器AD、FPGA模块、数模转换器DA、功率放大器PA、前向耦合器、多工器、反向耦合器、负载、射频滤波器、射频开关和混频链路,所述第一模数转换器AD的输出端与FPGA模块相连接,所述FPGA模块的输出端与数模转换器DA连接,所述数模转换器DA的输出端与功率放大器PA相连接,所述功率放大器PA的输出端接入多工器,所述多工器的输出端与负载相连接,所述射频开关通过射频端口FWDn与前向耦合器相连接,所述前向耦合器与功率放大器PA和多工器之间的射频线进行连接,所述射频开关还与射频滤波器的输出端REV相连接;所述射频滤波器通过射频线与反向耦合器相连接,所述反向耦合器与多工器和负载之间的射频线连接;所述射频开关的输出端、混频链路和FPGA模块依次相连接。
地址 510663 广东省广州市科学城神舟路10号
您可能感兴趣的专利